請用此 Handle URI 來引用此文件:
http://tdr.lib.ntu.edu.tw/jspui/handle/123456789/92555| 標題: | 具有時間數位轉換器輔助平行轉換之十位元十六億赫茲雙通道時間交錯管線連續逼近式類比數位轉換器 A 10b 1.6 GS/s 2-Time Interleaved TDC-assisted Pipelined-SAR ADC with Parallel conversion |
| 作者: | 王劭宇 Shao-Yu Wang |
| 指導教授: | 李泰成 Tai-Cheng Lee |
| 關鍵字: | 管線式逐次逼近類比數位轉換器,環形放大器,平行轉換,時域量化器,時間交織類比數位轉換器, pipelined-SAR ADC,ring amplifier,parallel conversion,time-domain quantizer,time-interleaved ADC, |
| 出版年 : | 2024 |
| 學位: | 碩士 |
| 摘要: | 本文提出了一種管線式逐次逼近類比數位轉換器,具有一輔助性的時間至數位轉換器,幫助實現平行轉換技術,提高操作頻率。作為殘值放大器的環形放大器在提供時域量化器信息方面發揮著關鍵作用。這種方法消除了應用平行轉換技術所需的額外複雜電路和電容,從而實現了20% 的取樣率提升。提出的流水線逐次逼近型類比數位轉換器隨後以雙通道配置實現,進一步將操作頻率提高到1.6 GS/s。該ADC 使用28 奈米CMOS 技術製造,以1.6 GS/s 實現44.9 分貝的訊號對雜訊失真比,並在0.9 伏特供應電壓下消耗10.36 毫瓦,產生45.1 fJ/convstep的Walden 性能評價(FoMw)。 This work presents a pipelined SAR ADC with an auxiliary TDC to implement parallel conversion techniques, enhancing the operating frequency. The ring amplifier, functioning as the residue amplifier, has a crucial role of providing information for the time-domain quantizer. This approach eliminates the need for additional complex circuits and capacitors for applying parallel conversion techniques, resulting in 20% sampling rate boost. The proposed pipelined-SAR ADC is later implemented in a two-channel configuration, further increasing the operation frequency to 1.6 GS/s. Fabricated in 28-nm CMOS technology, the ADC achieves 44.9 dB SNDR at 1.6 GS/s and consumes 10.36 mW with a 0.9-V supply, yielding a Walden FOM of 45.1 fJ/conv.-step. |
| URI: | http://tdr.lib.ntu.edu.tw/jspui/handle/123456789/92555 |
| DOI: | 10.6342/NTU202400849 |
| 全文授權: | 未授權 |
| 顯示於系所單位: | 電子工程學研究所 |
文件中的檔案:
| 檔案 | 大小 | 格式 | |
|---|---|---|---|
| ntu-112-2.pdf 未授權公開取用 | 6.39 MB | Adobe PDF |
系統中的文件,除了特別指名其著作權條款之外,均受到著作權保護,並且保留所有的權利。
