Skip navigation

DSpace

機構典藏 DSpace 系統致力於保存各式數位資料(如:文字、圖片、PDF)並使其易於取用。

點此認識 DSpace
DSpace logo
English
中文
  • 瀏覽論文
    • 校院系所
    • 出版年
    • 作者
    • 標題
    • 關鍵字
  • 搜尋 TDR
  • 授權 Q&A
    • 我的頁面
    • 接受 E-mail 通知
    • 編輯個人資料
  1. NTU Theses and Dissertations Repository
  2. 電機資訊學院
  3. 電子工程學研究所
請用此 Handle URI 來引用此文件: http://tdr.lib.ntu.edu.tw/jspui/handle/123456789/48650
標題: 應用於 STBC MISO/MIMO 正交分頻多工系統之實虛部不匹配
補償與通道等化之聯合演算法及FPGA 設計實作
Joint I/Q Imbalance Compensation and Channel Equalization for
STBC MISO/MIMO OFDM Systems, and FPGA Design
作者: Yi-Hung Lin
林宜宏
指導教授: 汪重光(Chorng-Kuang Wang)
關鍵字: 實虛部不平衡,實虛部不匹配,
I/Q imbalance,I/Q mismatch,
出版年 : 2010
學位: 碩士
摘要: 在這篇論文,提出了實虛部不匹配補償及通道等化之結合演算法與實虛部不
匹配自我偵測及校正的演算法。在這個演算法中,IEEE802.11n 的規格將被用來
做為測試的平台。在實虛部不匹配自我偵測及校正的演算法中,是在一啟動使用
者的傳收端時,及立即做自我的振幅及相位的偵測,使得在使用者端,可以大幅
減少實虛部不匹配的影響,並且可以使得載波頻率不匹配的偵測,更加的可靠。
雖然解決了在使用者端的實虛部不匹配及載波頻率不匹配,但由遠端的傳送端所
引起的實虛部不匹配依然存在,因此,實虛部不匹配補償及通道等化之結合演算
法就是用來解決這方面的問題,這個演算法是採用了MMSE 的準則,使得這個
演算法的表現,比LS 的準則,增進了2 dB 左右。
除此之外,在FPGA 的設計上,採用了SR Transformation 來實現實虛部不
匹配補償及通道等化之結合演算法,這個演算法包含了三個部份: 通道估測,
MISO/MIMO 信號偵測解碼,以及通道及實虛部不匹配資訊之更新; 經過簡化後,
可以減少35%的乘法複雜度。並且可以達到與未經簡化之前的演算法,有相同
SER 的表現。
最後,經過改良後的複數乘法器設計以及適當的記憶體安排,實現此演算法。
在FPGA 的測量上,是透過Altera Stradix EP1S80 FPGA 板,並在Tektronix TLA
715 邏輯分析儀量測,來驗證此演算法的可行性及正確性。
In this thesis, the joint I/Q imbalance compensation and channel equalization and
the start up self-calibration algorithm of I/Q imbalance are proposed. The IEEE 802.11n
MISO/MIMO OFDM transceiver is adopted as a test vehicle to demonstrate the presented
algorithm. The self-calibration algorithm is performed at transceiver start-up to
estimate the end user I/Q imbalance parameter, including phase and gain mismatch.
Therefore, the Tx/Rx I/Q imbalance of end user can be alleviated by self calibration
and compensation. In addition, the start-up self calibration and compensation can make
conventional CFO estimation and compensation more reliable under end user Rx I/Q
imbalance impairment. Although Rx I/Q imbalance self compensation and CFO have
been compensated, the remote Tx I/Q imbalance and quasi-static channel variation
degrade the system performance. Therefore, based on MMSE criteria, the joint I/Q imbalance
compensation and channel equalization is presented to minimize the remote Tx
I/Q imbalance and quasi-static channel variation during the physical data transmission.
Consequently, the performance improvement is 2-dB compared with LS algorithm.
On the other hand, the cost-e cient architecture of joint I/Q imbalance compensation
and channel equalization is proposed to reduce hardware complexity based on
strength-reduced transformation. The cost e cient architecture of joint I/Q imbalance
and channel equalization contains three parts: MIMO detection, updating process and
channel estimation. The overall architecture obtains the 35% reduction e ciency in
multiplication. Furthermore, The uncoded SER of this design is the same as the direct
implementation.
Finally, the joint I/Q imbalance compensation and channel equalization is realized by
FPGA board EP1S80 at 40MHz and the system evaluations are measured by Tektronix TLA715 pattern generator and logic analyzer.
URI: http://tdr.lib.ntu.edu.tw/jspui/handle/123456789/48650
全文授權: 有償授權
顯示於系所單位:電子工程學研究所

文件中的檔案:
檔案 大小格式 
ntu-99-1.pdf
  目前未授權公開取用
5.6 MBAdobe PDF
顯示文件完整紀錄


系統中的文件,除了特別指名其著作權條款之外,均受到著作權保護,並且保留所有的權利。

社群連結
聯絡資訊
10617臺北市大安區羅斯福路四段1號
No.1 Sec.4, Roosevelt Rd., Taipei, Taiwan, R.O.C. 106
Tel: (02)33662353
Email: ntuetds@ntu.edu.tw
意見箱
相關連結
館藏目錄
國內圖書館整合查詢 MetaCat
臺大學術典藏 NTU Scholars
臺大圖書館數位典藏館
本站聲明
© NTU Library All Rights Reserved