請用此 Handle URI 來引用此文件:
http://tdr.lib.ntu.edu.tw/jspui/handle/123456789/33346
標題: | 基於平台的FPGA軟硬體共同設計︰以JPEG 壓縮為例 A platform-based HW/SW co-design for FPGA: Using JPEG compression as an example |
作者: | Chin Feng Tsai 蔡青峰 |
指導教授: | 王勝德 |
關鍵字: | 混合軟硬體系統,基於平台硬體加速器設計方法,硬體加速器,溝通花費, mixed software/hardware system,platform-based methodology,hardware accelerators,commutation cost, |
出版年 : | 2006 |
學位: | 碩士 |
摘要: | 對於混合軟硬體系統,本篇論文利用基於平台的設計方法去設計硬體加速器,在分割軟硬體的過程我們把焦點放在減少軟硬體的溝通花費,我們設計三種架構的硬體加速器並討論如何去測量溝通花費,使用這測量的結果去切割軟硬體。最後我們去分析得到的效能改進的結果。 Aiming to a mixed software/hardware system, in this thesis, we make use of the platform-based methodology to design hardware accelerators on FPGAs. We focused on reducing the hardware/software communication overheads in partitioning the codes. We design three kinds of hardware accelerators on FPGAs and discuss how to measure communication costs. The result of the measurement is then used to divide the codes in a hardware/software that enhances the performances of software. Finally we analyze the performances of our designs. |
URI: | http://tdr.lib.ntu.edu.tw/jspui/handle/123456789/33346 |
全文授權: | 有償授權 |
顯示於系所單位: | 電機工程學系 |
文件中的檔案:
檔案 | 大小 | 格式 | |
---|---|---|---|
ntu-95-1.pdf 目前未授權公開取用 | 577 kB | Adobe PDF |
系統中的文件,除了特別指名其著作權條款之外,均受到著作權保護,並且保留所有的權利。