請用此 Handle URI 來引用此文件:
http://tdr.lib.ntu.edu.tw/jspui/handle/123456789/21368
標題: | 改善週期式滑脫現象之一個1.5-6 Gb/s時脈與資料回復電路 A 1.5-6 Gb/s Clock and Data Recovery Circuit Reducing Cycle Slipping |
作者: | Wei-Liang Lin 林偉良 |
指導教授: | 劉深淵(Shen-Iuan Liu) |
關鍵字: | 時脈與資料回復,寬範圍,無參考時脈,週期式滑脫, Clock and data recovery (CDR),wide-range,reference-less,cycle slipping, |
出版年 : | 2019 |
學位: | 碩士 |
摘要: | 提出的CDR電路以40nm CMOS製程模擬,在1V電源供應下,可操作在1.5Gb/s到6Gb/s。在輸入資料率為6Gb/s時,功率消耗大約為4.43mW。根據模擬結果可證明此論文提出的CDR電路具有雙向追頻率的功能,可以避免在頻率鎖定後,輸入的資料率突然改變,或因雜訊的擾動導致VCO頻率發生變化,CDR電路卻不能重新與輸入頻率鎖定的問題。同時改善了傳統雙迴路CDR電路中會面臨的週期式滑脫現象,並加快頻率獲取的速度。 The proposed CDR circuit is simulated in 40-nm CMOS technology. While the supply is 1-V, the CDR circuit can operate with the data rate of 1.5-6 Gb/s. The power consumption is about 4.43mW when the input data rate is 6Gb/s. According to the simulation results, it can prove that the proposed CDR circuit is able to track the frequency bi-directionally, and acquire the data rate again if the data rate changes or a noise on control voltage make the clock frequency change. Also, it is reduced with the cycle slipping issue which happens a lot in traditional dual-loop CDRs. And the frequency acquisition time is improved, too. |
URI: | http://tdr.lib.ntu.edu.tw/jspui/handle/123456789/21368 |
DOI: | 10.6342/NTU201901065 |
全文授權: | 未授權 |
顯示於系所單位: | 電子工程學研究所 |
文件中的檔案:
檔案 | 大小 | 格式 | |
---|---|---|---|
ntu-108-1.pdf 目前未授權公開取用 | 1.75 MB | Adobe PDF |
系統中的文件,除了特別指名其著作權條款之外,均受到著作權保護,並且保留所有的權利。