Skip navigation

DSpace

機構典藏 DSpace 系統致力於保存各式數位資料(如:文字、圖片、PDF)並使其易於取用。

點此認識 DSpace
DSpace logo
English
中文
  • 瀏覽論文
    • 校院系所
    • 出版年
    • 作者
    • 標題
    • 關鍵字
    • 指導教授
  • 搜尋 TDR
  • 授權 Q&A
    • 我的頁面
    • 接受 E-mail 通知
    • 編輯個人資料
  1. NTU Theses and Dissertations Repository
  2. 電機資訊學院
  3. 電子工程學研究所
請用此 Handle URI 來引用此文件: http://tdr.lib.ntu.edu.tw/jspui/handle/123456789/89869
標題: 具有管線式循序漸進量化器加速之混合式連續時間三角積分類比數位轉換器分析與設計
Design and Analysis of a Hybrid Continuous-time Delta-Sigma modulator/Pipelined-SAR ADC with Quantizer Acceleration Technique
作者: 呂曜銘
Yao-Ming Lu
指導教授: 李泰成
Tai-Cheng Lee
關鍵字: 三角積分調變器,管線式循序漸進類比數位轉換器,超取樣轉換器,迴授數位類比轉換器,迴路濾波器,雜訊整形,增益誤差整形,
Delta-sigma modulation,pipelined-SAR analog-to-digital converters,oversampling converters,feedback DAC,loop filter,noise shaping,gain error shaping,
出版年 : 2023
學位: 碩士
摘要: 隨著時間的演進,高速的應用如雨後春筍般出現,高速、高解析、低功耗的類比數位轉換器逐漸受到重視。主流的架構為天生具有抗混疊功能的連續時間三角積分調變器。我們知道,影響三角積分調變器的效能有超取樣率、雜訊轉移函數階數、量化器位元數以及取樣頻率。當三角積分調變器的頻寬需求越來越高,超取樣率會受到限制。在較低超取樣率的條件下要達到較好的訊號雜訊失真比需要較高階數的雜訊轉移函數或者較多位元的量化器。高階數的雜訊轉移函數會使系統對元件的變異敏感且較容易達到不穩定的狀態,多位元的量化器之速度、量化時間產生的額外延遲、時脈抖動對回授到迴路濾波器的影響皆會影響三角積分調變器的性能。

本論文提出了一種超取樣率為六且具有量化器加速之混合管線式循序漸進與連續三角積分類比數位轉換器,調變器是採用聯電二十二奈米互補式金屬氧化物半導體製程實現。在取樣頻率為十億零五千萬赫茲下得到 44.66 分貝的訊號雜訊失真比,功耗為 93.35 毫瓦。
High-speed applications of analog-to-digital converters (ADCs) are increasing these years, especially on high-speed, high-resolution and low-power ones. The continuous-time delta-sigma modulator (CT-DSM) with inherent anti-aliasing feature is a commonly used structure. We know that the oversampling ratio (OSR), noise transfer function (NTF), quantizer bits and sampling rate are the main variables for a CT-DSM. To achieve high bandwidth, the OSR is limited. Under low OSR, we need a high-order NTF or high-resolution quantizer to realize high signal-to-noise-and-distortion ratio (SNDR). However, high-order NTF is vulnerable to device variation and would get unstable easily. On the other hand, high-resolution quantizer would degrade the DSM performance due to excess delay or clock jitter.

This thesis proposes a hybrid pipelined-SAR/CT-DSM ADC with quantizer acceleration technique at OSR of 6. The modulator is fabricated with UMC 22 nm CMOS technology. We obtain a 44.66 dB SNDR at sampling rate of 1.05 GHz with 93.35 mW power consumption.
URI: http://tdr.lib.ntu.edu.tw/jspui/handle/123456789/89869
DOI: 10.6342/NTU202301859
全文授權: 同意授權(限校園內公開)
電子全文公開日期: 2028-08-01
顯示於系所單位:電子工程學研究所

文件中的檔案:
檔案 大小格式 
ntu-111-2.pdf
  未授權公開取用
15.1 MBAdobe PDF檢視/開啟
顯示文件完整紀錄


系統中的文件,除了特別指名其著作權條款之外,均受到著作權保護,並且保留所有的權利。

社群連結
聯絡資訊
10617臺北市大安區羅斯福路四段1號
No.1 Sec.4, Roosevelt Rd., Taipei, Taiwan, R.O.C. 106
Tel: (02)33662353
Email: ntuetds@ntu.edu.tw
意見箱
相關連結
館藏目錄
國內圖書館整合查詢 MetaCat
臺大學術典藏 NTU Scholars
臺大圖書館數位典藏館
本站聲明
© NTU Library All Rights Reserved