Skip navigation

DSpace JSPUI

DSpace preserves and enables easy and open access to all types of digital content including text, images, moving images, mpegs and data sets

Learn More
DSpace logo
English
中文
  • Browse
    • Communities
      & Collections
    • Publication Year
    • Author
    • Title
    • Subject
    • Advisor
  • Search TDR
  • Rights Q&A
    • My Page
    • Receive email
      updates
    • Edit Profile
  1. NTU Theses and Dissertations Repository
  2. 電機資訊學院
  3. 電子工程學研究所
Please use this identifier to cite or link to this item: http://tdr.lib.ntu.edu.tw/jspui/handle/123456789/79517
Title: 案例研究: RISC-V處理器的測試程式生成應用於軟體自我測試
Case Study: Test Program Generation of RISC-V Processor for Software-Based Self-Test
Authors: Hung-Lin Chen
陳鋐霖
Advisor: 黃俊郎(Jiun-Lang Huang)
Keyword: 軟體自我測試,RISC-V,分支預測,測試樣板,轉態延遲錯誤,超大積體電路測試,
Software-Based Self-Test,RISC-V,Branch Prediction,Test Template,Transition Delay Fault,VLSI Testing,
Publication Year : 2021
Degree: 碩士
Abstract: "近年來,軟體自我測試(Software-Based Self-Test)由於跟生命安全攸關產品和汽車電子產品的高度發展受到更多關注。在本論文中,我們找出更換前一個軟體自我測試方法[1]的待測處理器會發生什麼樣的問題以及解決辦法。從 RISC-V處理器上的實驗結果可以看到,所提出的 SBST方法可以實現 74.36%的轉換延遲錯誤覆蓋率。在這些工作期間,我們發現分支預測會對提出的模板產生了很大影響,因此針對這個問題提出了修改的模板來符合這種技術。而且,在SBST方法中使用到分支有關的操作時,我們提供了更好的定義。此外,為了提高自動化的程度,我們針對當前指令集架構(Instruction Set Architecture, ISA) 配置檔做了修改,並添加了新的配置檔。 通過這個改進的方法,人們可以較少的努力和時間將SBST方法應用在全新的處理器架構上。此外,這個省下來的時間可以針對不同的處理器技術研究對應的新模板。"
URI: http://tdr.lib.ntu.edu.tw/jspui/handle/123456789/79517
DOI: 10.6342/NTU202103446
Fulltext Rights: 同意授權(全球公開)
Appears in Collections:電子工程學研究所

Files in This Item:
File SizeFormat 
U0001-2909202103453800.pdf6.66 MBAdobe PDFView/Open
Show full item record


Items in DSpace are protected by copyright, with all rights reserved, unless otherwise indicated.

社群連結
聯絡資訊
10617臺北市大安區羅斯福路四段1號
No.1 Sec.4, Roosevelt Rd., Taipei, Taiwan, R.O.C. 106
Tel: (02)33662353
Email: ntuetds@ntu.edu.tw
意見箱
相關連結
館藏目錄
國內圖書館整合查詢 MetaCat
臺大學術典藏 NTU Scholars
臺大圖書館數位典藏館
本站聲明
© NTU Library All Rights Reserved