Skip navigation

DSpace

機構典藏 DSpace 系統致力於保存各式數位資料(如:文字、圖片、PDF)並使其易於取用。

點此認識 DSpace
DSpace logo
English
中文
  • 瀏覽論文
    • 校院系所
    • 出版年
    • 作者
    • 標題
    • 關鍵字
    • 指導教授
  • 搜尋 TDR
  • 授權 Q&A
    • 我的頁面
    • 接受 E-mail 通知
    • 編輯個人資料
  1. NTU Theses and Dissertations Repository
  2. 電機資訊學院
  3. 電機工程學系
請用此 Handle URI 來引用此文件: http://tdr.lib.ntu.edu.tw/jspui/handle/123456789/37179
標題: 在多閾值互補式金屬氧化物半導體設計中提供有效率的能量管理流程
An Effective Power Management Flow in
MTCMOS Design
作者: Yu-Cheng Wang
王 有 成
指導教授: 張耀文(Yao-Wen Chang)
關鍵字: 漏電流,電源閘控制,分散式休眠電晶體系統,覺醒時間,急速電流,
leakage current,power gating,DSTN,wake-up time,rush current,
出版年 : 2008
學位: 碩士
摘要: 在先進的深次微米 (deep sub-micron) 互補式金屬氧化物半導體設計製程中,漏電流 (leakage current) 以指數的速度在成長,在 65 奈米的製程上,漏電流在整個能量的消耗上更佔了幾乎接近50 %。由於奈米製程持續進化而且嵌入式系統待機時間往往較長,因此對於降低漏電的性能要求更加嚴苛,但目前在持續邁向更先進製程的發展下,漏電量將成為一大隱憂,所以如何防堵漏電問題成了一大關鍵。在許多提出減少能量消耗的理論中, 電源閘控制 (power gating) 算是最有效降低能量消耗的方法. 電源閘控制有很多種設計方式,在目前,分散式休眠電晶體系統 (Distributed Sleep Transistor Network)是最常被工業界採用的一種設計方式,在本論文中,我們提出一個方法來減少打開整體休眠電晶體的覺醒時間(Wake-up time),在所能容忍的急速電流(rush current)的限制下,並且可以降低能量的消耗。由實現結果顯示, 我們所提出的方法確實可以達到降低覺醒時間和減少電壓的壓降。以實驗數據的平均來說,覺醒時間有大約16.84%的降低;電壓的壓降則有20.25%的減少。
In the deep sub-micron CMOS technology, leakage current increases so exponentially that it becomes a significant drain on the total power consumption. In the 65 nanometer process, leakage current is expected to reach 50% of total power consumption. Due to the fact that the nanometer process changes rapidly and the embedded system has long active time, it is explicitly needed to reduce leakage power in a design. Currently, the biggest concern in the advanced technology is how to reduce the leakage power. Among various leakage reduction techniques, the power-gating technique has become one of the most effective methods in reducing leakage power in low-power designs. During the power mode transition, large rush currents may lead to malfunctions in a power gating design. Currently, many industrial power-gating designers adopt the Distributed Sleep Transistor Network (DSTN) structure to reduce rush currents. In our research, we propose an efficient method to reduce wake-up time and power consumption during the rush current constraint. Experiments show that the proposed method can effectively reduce wake-up time and improve IR drops, around 16.84% reduction in wake-up time and 20.25% reduction in IR drops on average.
URI: http://tdr.lib.ntu.edu.tw/jspui/handle/123456789/37179
全文授權: 有償授權
顯示於系所單位:電機工程學系

文件中的檔案:
檔案 大小格式 
ntu-97-1.pdf
  未授權公開取用
1.99 MBAdobe PDF
顯示文件完整紀錄


系統中的文件,除了特別指名其著作權條款之外,均受到著作權保護,並且保留所有的權利。

社群連結
聯絡資訊
10617臺北市大安區羅斯福路四段1號
No.1 Sec.4, Roosevelt Rd., Taipei, Taiwan, R.O.C. 106
Tel: (02)33662353
Email: ntuetds@ntu.edu.tw
意見箱
相關連結
館藏目錄
國內圖書館整合查詢 MetaCat
臺大學術典藏 NTU Scholars
臺大圖書館數位典藏館
本站聲明
© NTU Library All Rights Reserved