Skip navigation

DSpace

機構典藏 DSpace 系統致力於保存各式數位資料(如:文字、圖片、PDF)並使其易於取用。

點此認識 DSpace
DSpace logo
English
中文
  • 瀏覽論文
    • 校院系所
    • 出版年
    • 作者
    • 標題
    • 關鍵字
    • 指導教授
  • 搜尋 TDR
  • 授權 Q&A
    • 我的頁面
    • 接受 E-mail 通知
    • 編輯個人資料
  1. NTU Theses and Dissertations Repository
  2. 電機資訊學院
  3. 電子工程學研究所
請用此 Handle URI 來引用此文件: http://tdr.lib.ntu.edu.tw/jspui/handle/123456789/25356
標題: 以開迴路放大器建構之高速管線式類比數位轉換器設計
Design of A High-Speed Pipelined A/D Converter with Open-Loop Amplifiers
作者: Ding-Lan Shen
沈鼎嵐
指導教授: 李泰成
關鍵字: 類比數位轉換,管線式類比數位轉換器,積體電路,開迴路放大器,增益控制,數位背景校正,
Analog-digital conversion,pipelined A/D converters,integrated circuits,open-loop amplifiers,gain control,digital background calibration,
出版年 : 2007
學位: 博士
摘要: 類比數位轉換器是連接真實世界與離散運算領域的關鍵元件。高速且低解析度的類比數位轉換器被廣泛地應用在高效能串列傳輸系統的前端部分。在本論文中提出以開迴路放大器取代管線式類比數位轉換器中的閉迴路放大器以突破管線式架構的速度限制。所設計的六位元800MS/s管線式類比數位轉換器其SNDR及SFDR的效能可分別達到33.7dB及47.5dB。在放大增益級採用電壓模式的開迴路放大器、使用全面增益控制電路、以及應用兩條路徑相互交錯的架構,使得所設計的管線式類比數位轉換器大幅地降低了在速度及功率上取捨的嚴苛要求。此管線式類比數位轉換器採用0.18微米CMOS製程製作,在電源電壓為1.8伏特的情況下所消耗的功率為105毫瓦,而電路所佔的有效面積僅為0.5平方毫米。最後應用所發展的具數位背景校正之線性近似技術以增進使用開迴路放大器建構的管線式類比數位轉換器之解析度。
Analog-to-Digital Converters (ADCs) are the key components which connect the real world with the discrete-computation fields. High-speed and low-resolution ADCs are wildly applied at the front end of high-performance serial-link systems. In this dissertation, replacing open-loop amplifiers with closed-loop amplifiers in the pipelined ADC are proposed to break through the speed limitation of pipelined architecture. The designed 6-b 800-MS/s pipelined A/D converter achieves SNDR and SFDR of 33.7dB and 47.5dB, respectively. Employing voltage-mode open-loop amplifiers in gain stages, global-gain control techniques, and two-bank-interleaved architecture, the proposed pipelined A/D converter relaxes stringent design trade-offs between speed and power. Fabricated in a 0.18-um CMOS technology, the ADC consumes 105mW from a 1.8-V power supply while the active area is only 0.5mm2. The linear approximation technique of the digital background calibration is proposed to enhance the resolution of the pipelined ADC with open-loop amplifiers in the end.
URI: http://tdr.lib.ntu.edu.tw/jspui/handle/123456789/25356
全文授權: 未授權
顯示於系所單位:電子工程學研究所

文件中的檔案:
檔案 大小格式 
ntu-96-1.pdf
  未授權公開取用
1.77 MBAdobe PDF
顯示文件完整紀錄


系統中的文件,除了特別指名其著作權條款之外,均受到著作權保護,並且保留所有的權利。

社群連結
聯絡資訊
10617臺北市大安區羅斯福路四段1號
No.1 Sec.4, Roosevelt Rd., Taipei, Taiwan, R.O.C. 106
Tel: (02)33662353
Email: ntuetds@ntu.edu.tw
意見箱
相關連結
館藏目錄
國內圖書館整合查詢 MetaCat
臺大學術典藏 NTU Scholars
臺大圖書館數位典藏館
本站聲明
© NTU Library All Rights Reserved