Skip navigation
DSpace
機構典藏 DSpace 系統致力於保存各式數位資料(如:文字、圖片、PDF)並使其易於取用。
點此認識 DSpace
English
中文
瀏覽論文
校院系所
出版年
作者
標題
關鍵字
搜尋 TDR
授權 Q&A
幫助
我的頁面
接受 E-mail 通知
編輯個人資料
NTU Theses and Dissertations Repository
瀏覽 的方式: 作者 劉深淵(Shen-Iuan Liu)
跳到:
0-9
A
B
C
D
E
F
G
H
I
J
K
L
M
N
O
P
Q
R
S
T
U
V
W
X
Y
Z
或是輸入前幾個字:
排序方式:
標題
出版年
排序方式:
升冪排序
降冪排序
結果/頁面
5
10
15
20
25
30
35
40
45
50
55
60
65
70
75
80
85
90
95
100
作者/紀錄:
全部
1
5
10
15
20
25
30
35
40
45
50
顯示 1 到 20 筆資料,總共 63 筆
下一步 >
出版年
標題
作者
系所
2008
CMOS 寬頻延遲鎖定迴路之設計與應用
Design and Implementation of CMOS Wide-Range Delay-Locked Loop
Chao-Chyun Chen; 陳超群
電子工程學研究所
2005
CMOS低壓降線性穩壓器的設計與實作
Design and Implementation of the CMOS Low-Dropout Linear Regulators
Sao-Hung Lu; 呂紹鴻
電子工程學研究所
2012
一個4.8~6十億赫茲應用於軟體無線收發器之全數位除小數頻率合成器
A 4.8~6GHz All-Digital Fractional-N Frequency Synthesizer for Software-defined Radio
Tsung-Han Lee; 李宗翰
電子工程學研究所
2011
一個使用嵌入式有限脈波響應濾波器的60億赫茲除小數頻率合成器
A 6 GHz Fractional-N Frequency Synthesizer Using Embedded FIR Filter Technique
Hung-Yu Lu; 盧泓諭
電子工程學研究所
2020
一個使用自適應調節導通時間來提高功率轉換率的13.56MHz混合模式無線功率接收器
A 13.56MHz Hybrid-Mode Wireless Power Receiver with Enhancing PCE Using Conduction Time Calibration
Cheng-Qi Huang; 黃承啟
電子工程學研究所
2020
一個使用迴路頻寬校正降低製程變異的2.4-3.0十億赫茲次取樣鎖相迴路
A 2.4-3.0GHz Process-Tolerant Sub-Sampling PLL with Loop Bandwidth Calibration
Yong-Ru Lu; 呂咏儒
電子工程學研究所
2018
一個實現於0.11微米製程之低功率高損耗補償等化器
A Low-Power High-Channel-Loss Equalizer with CTLE, 3-Tap DFE and SSLMS in 0.11um CMOS process
Yong-Ren Fang; 方詠仁
電子工程學研究所
2021
一個快速鎖定之倍頻延遲鎖定迴路
A Fast-Locking Multiplying Delay-Locked Loop
Yen-Yu Chao; 趙晏榆
電子工程學研究所
2007
二元相位頻率偵測器之設計與應用
Design and Implementation of Bang-Bang Phase/Frequency Detectors
Shao-Hung Lin; 林紹弘
電子工程學研究所
2014
二百五十億位元每秒之光接收器電路的設計與分析
Design and Analysis of 25 Gb/s Optical Receivers
Yu-Hsun Chien; 簡佑勛
電子工程學研究所
2008
以比較器作為基礎架構的全差動式類比數位轉換器
Design and Implementation of Fully-Differential Comparator-Based Switched-Capacitor Analog-to-Digital Converters
Mu-Chen Huang; 黃沐塵
電子工程學研究所
2011
以臨界偵測電路為基礎之高速全差動類比數位轉換器
Design and Implementation of High Speed Fully-Differential Zero-Crossing-Based Circuits Pipelined Analog-to-Digital Converters
Hung-Yu Cheng; 鄭閎彧
電子工程學研究所
2010
使用CMOS與LTPS製程設計與實現具有充電泵校正之時脈產生器
Design and Implementation of Clock Generators with Charge Pump Calibration in CMOS/LTPS Technology
Wei-Ming Lin; 林韋名
電子工程學研究所
2016
使用時間模式去加強法之50億位元可適性電壓模式傳送器
A 5 Gb/s Voltage-Mode Transmitter Using Adaptive Time-Based De-Emphasis
Wun-Jian Su; 蘇文建
電子工程學研究所
2015
使用時間訊號處理之放大器基準類比數位轉換器
Amplifier-Based Analog-to-Digital Converters Using Time-Domain Signal Processing
Liang-Jen Chen; 陳亮仁
電子工程學研究所
2018
使用眼寬偵測之八十億位元速率可適性接收器
An 8 Gb/s Adaptive Receiver with Eye-width Detection
Sheng-How Tseng; 曾聖豪
電子工程學研究所
2021
使用開路電壓法最大功率點追蹤功能之寬輸入功率範圍自激振盪切換電容式電壓轉換器
A Wide Input Power Range Self-Oscillating Switched-Capacitor Converter with FOCV-Based MPPT
Min-Hsuan Wu; 吳敏萱
電子工程學研究所
2009
全數位展頻時脈產生器
All-Digital Spread Spectrum Clock Generators
Sheng-You Lin; 林聖祐
電子工程學研究所
2010
全數位延遲鎖定迴路及全數位鎖相迴路之設計與應用
Design and Application of All-Digital Delay-Locked Loop and All-Digital Phase-Locked Loop
You-Jen Wang; 王佑仁
電子工程學研究所
2007
全數位延遲鎖定迴路及工作週期修正電路之設計與實現
Design and implementation of all-digital DLL and duty cycle corrector circuit
Shao-Ku Kao; 高少谷
電子工程學研究所