請用此 Handle URI 來引用此文件:
http://tdr.lib.ntu.edu.tw/jspui/handle/123456789/97539| 標題: | 一個採用合併子類比數位轉換器量化技術之十二位元每秒取樣十五億點管線式類比數位轉換器 A 12b 1.5GS/s Pipelined ADC with a Merged Sub-ADC Quantization Technique |
| 作者: | 蘇俊澤 Chun-Tse Su |
| 指導教授: | 李泰成 Tai-Cheng Lee |
| 關鍵字: | 管線式類比數位轉換器,合併子類比數位轉換器量化技術,環形放大器,無須校準,單通道, pipelined ADC,merged sub-ADC quantization (MSAQ),ring amplifier,calibration-free,single channel, |
| 出版年 : | 2025 |
| 學位: | 碩士 |
| 摘要: | 本論文提出一款無須校準的十二位元每秒取樣十五億點管線式類比數位轉換器,採用合併子類比數位轉換器量化技術。在傳統管線式類比數位轉換器架構的基礎上,所提出的技術延長了放大時間,從而放寬了內部級殘餘放大器的性能要求。
一個以 28 奈米 CMOS 技術製造的原型類比數位轉換器,在奈奎斯特輸入頻率下達到 70.52 分貝的無贅餘失真的動態範圍以及 58.03 分貝的訊號對雜訊失真比,並在 1 伏特供應電壓下消耗 18.5 毫瓦的功率。其 Schreier 和 Walden 效能指標分別達到 164.1 分貝以及 18.9 fJ/conversion-step。此外,我們開發了一個雙通道版本,將轉換速率提升至 3 GS/s。 This thesis presents a calibration-free 12-bit 1.5-GS/s pipelined analog-to-digital converter (ADC) employing a merged sub-ADC quantization (MSAQ) technique. Building upon the conventional pipelined ADC architecture, the proposed technique extends the amplification time, thereby relaxing the performance requirements of the inner-stage residue amplifier. A prototype ADC implemented in a 28-nm CMOS technology achieves an SFDR of 70.52 dB and an SNDR of 58.03 dB at a Nyquist input, while consuming 18.5 mW from a 1-V supply. It yields Schreier and Walden figures of merit (FoM) of 164.1 dB and 18.9 fJ/conv.-step, respectively. Additionally, we developed a two-channel version, boosting the conversion rate to 3 GS/s. |
| URI: | http://tdr.lib.ntu.edu.tw/jspui/handle/123456789/97539 |
| DOI: | 10.6342/NTU202501127 |
| 全文授權: | 同意授權(限校園內公開) |
| 電子全文公開日期: | 2030-06-12 |
| 顯示於系所單位: | 電子工程學研究所 |
文件中的檔案:
| 檔案 | 大小 | 格式 | |
|---|---|---|---|
| ntu-113-2.pdf 未授權公開取用 | 4.9 MB | Adobe PDF | 檢視/開啟 |
系統中的文件,除了特別指名其著作權條款之外,均受到著作權保護,並且保留所有的權利。
