請用此 Handle URI 來引用此文件:
http://tdr.lib.ntu.edu.tw/jspui/handle/123456789/96339
標題: | 應用於VLSI電源傳輸網絡之階級式多執行緒靜態電壓模擬 Hierarchical Multithread Static IR Drop Simulation for VLSI Power Delivery Network |
作者: | 黃冠瑋 Kuan-Wei Huang |
指導教授: | 陳中平 Chung-Ping Chen |
關鍵字: | 電源供應網絡,多執行緒,電路分析,實體設計,電壓降,階級式模擬, Power Delivery Network(PDN),Multithread,Circuit Analyze,Physical Design,IR Drop,Hierarchical Simulation, |
出版年 : | 2024 |
學位: | 碩士 |
摘要: | 在先進製程的持續發展下,由於電壓持續下降,帶寬需求又持續上升,電路實體設計的演算法較以往更為困難。因此,設計電源供應網絡(PDN)需要充分考慮線寬比、電壓降甚至是熱效應等多個方面,確保電路在穩定的工作電壓上。
本文著重於開發基於節點分析法的階層式電壓降模擬器,並結合多執行緒平行處理的矩陣解算器。在IBMPG基準上,一般方法速度相較於黃金工具 Synopsys HSPICE 達到了 10 倍的提升,並將準確性損失控制在10-6伏特。在預先切割好的自製基準中,階層式方法跟一般方法比較速度快了32%。而在預先切割好的且有部分重複子電路的自製基準中,階層式方法跟一般方法比較速度快了118%。 With the continuous advancement in advanced processes, the decreasing voltage and increasing bandwidth demands make circuit physical design algorithms more challenging than before. Therefore, designing the power delivery network (PDN) requires thorough consideration of various aspects such as line width ratio, voltage drop, and even thermal effects to ensure that the circuit operates at a stable working voltage. This paper focuses on developing a hierarchical voltage drop simulator based on the nodal analysis method combined with a multi-thread matrix solver. On the IBM benchmark, the speed achieved is 10 times faster than the golden tool Synopsys HSPICE, with at most 10−6V accuracy loss. The hierarchical method is 32% faster than the general method in the pre-cut homemade benchmarks. In the pre-cut homemade benchmarks with duplicated subcircuits, the hierarchical method is 118% faster than the general method. |
URI: | http://tdr.lib.ntu.edu.tw/jspui/handle/123456789/96339 |
DOI: | 10.6342/NTU202404717 |
全文授權: | 未授權 |
顯示於系所單位: | 電子工程學研究所 |
文件中的檔案:
檔案 | 大小 | 格式 | |
---|---|---|---|
ntu-113-1.pdf 目前未授權公開取用 | 1.28 MB | Adobe PDF |
系統中的文件,除了特別指名其著作權條款之外,均受到著作權保護,並且保留所有的權利。