Skip navigation

DSpace

機構典藏 DSpace 系統致力於保存各式數位資料(如:文字、圖片、PDF)並使其易於取用。

點此認識 DSpace
DSpace logo
English
中文
  • 瀏覽論文
    • 校院系所
    • 出版年
    • 作者
    • 標題
    • 關鍵字
    • 指導教授
  • 搜尋 TDR
  • 授權 Q&A
    • 我的頁面
    • 接受 E-mail 通知
    • 編輯個人資料
  1. NTU Theses and Dissertations Repository
  2. 電機資訊學院
  3. 電子工程學研究所
請用此 Handle URI 來引用此文件: http://tdr.lib.ntu.edu.tw/jspui/handle/123456789/84398
標題: 56-Gb/s 不歸零碼接收器
56-Gb/s NRZ Receiver
作者: Chung-Yun Tsai
蔡仲耘
指導教授: 陳中平(Chung-Ping Chen)
共同指導教授: 彭朋瑞(Pen-Jui Peng)
關鍵字: 可變增益放大器,連續時間等化器,決策反饋等化器,波特率相位偵測器,相位內插器,全數位式時脈資料恢復器,
variable gain amplifier,low frequency equalizer,continuous time linear equalizer,decision feedback equalizer,baud rate phase detector,all digital clock and data recovery,
出版年 : 2022
學位: 碩士
摘要: 本論文旨在40nm CMOS中演示使用波特率時脈資料恢復電路的56-Gb/s NRZ接收器。 此架構可以共享資料決策和相位檢測的比較器,可以大幅度地減少比較器的數量並且降低晶片整體的功耗,內部電路包括可變增益放大器、連續時間等化器、一抽頭決斷反饋等化器、基於相位內插器之全數位時脈資料恢復電路。
The objective of this thesis is to demonstrate the application of baud-rate clock and data recovery in a 56-Gb/s NRZ receiver with TSMC standard digital 40nm CMOS technology. This architecture can share data decision and phase detection comparators, greatly reduce the number of comparators, power consumption, the internal circuit , including variable gain amplifier, continuous time equalizer, one-tap decision feedback equalizer, and all digital clock data recovery circuit based on phase interpolator.
URI: http://tdr.lib.ntu.edu.tw/jspui/handle/123456789/84398
DOI: 10.6342/NTU202200611
全文授權: 同意授權(限校園內公開)
電子全文公開日期: 2022-03-07
顯示於系所單位:電子工程學研究所

文件中的檔案:
檔案 大小格式 
U0001-0203202213293900.pdf
授權僅限NTU校內IP使用(校園外請利用VPN校外連線服務)
2.55 MBAdobe PDF
顯示文件完整紀錄


系統中的文件,除了特別指名其著作權條款之外,均受到著作權保護,並且保留所有的權利。

社群連結
聯絡資訊
10617臺北市大安區羅斯福路四段1號
No.1 Sec.4, Roosevelt Rd., Taipei, Taiwan, R.O.C. 106
Tel: (02)33662353
Email: ntuetds@ntu.edu.tw
意見箱
相關連結
館藏目錄
國內圖書館整合查詢 MetaCat
臺大學術典藏 NTU Scholars
臺大圖書館數位典藏館
本站聲明
© NTU Library All Rights Reserved