請用此 Handle URI 來引用此文件:
http://tdr.lib.ntu.edu.tw/jspui/handle/123456789/82147| 標題: | 高速串列解串系統訊號抖動容忍度的快速預測 A Fast Estimation for Jitter Tolerance in High-Speed SerDes Systems |
| 作者: | Chun-Hung Yu 游雋閎 |
| 指導教授: | 吳宗霖(Tzong-Lin Wu) |
| 關鍵字: | 串列解串系統,訊號抖動,誤碼率,時間數據恢復電路, SerDes,jitter,bit-error-rate (BER),CDR circuits, |
| 出版年 : | 2022 |
| 學位: | 碩士 |
| 摘要: | "對於一個高速串列解串系統,通常會用訊號抖動容忍度測試來評估接收電路的性能,它是在測試訊號中加入正弦抖動、符碼間干擾抖動以及隨機抖動來測試接收電路在極端條件下的誤碼率。然而,訊號抖動容忍度測試的儀器非常昂貴,模擬也因為需要逐位元分析而極為耗時。過去有研究提出一些適用於接收電路中時鐘數據恢復電路的抖動容忍度預測方法,但這些方法都因為沒有考慮訊號通道頻寬限制所造成的符碼間干擾抖動,而無法被應用於實際的串列解串系統。 此篇論文擴展了過去的逐位元分析預測法,透過整合進一個時域的符碼間干擾抖動模型及改進時鐘數據恢復電路的相位行為模型,來突破過去方法無法使用於串列解串系統的限制,並藉助兩個運算上的加速技巧,所提出的預測方法在速度上可以比模擬快90,000倍,同時仍保持很低的誤差。接著,此篇論文再提出一個可以進一步降低耗時的外插技巧,他是基於計算錯誤位元數的期望值,以利用較少的位元分析數量來預測更低誤碼率要求下的抖動容忍度,使用這項外插技巧的預測可以比原先的完整位元分析預測再快4,000倍,其預測結果只有百分之六的偏差,透過所提出的預測方法,九個不同正弦抖動頻率在1E-10誤碼率要求下的抖動容忍度可以在七秒鐘內被預測,所需時間比量測快120倍。 此篇論文也將提出的方法應用在實際的USB訊號抖動容忍度測試量測實驗,藉由合成出的等效時鐘數據恢復電路來作訊號抖動容忍度預測,並與量測結果作比較。有部分預測準確性欠佳,在論文最後有討論可能的誤差原因及實驗中的不確定因素,並提出對未來實驗的建議。 " |
| URI: | http://tdr.lib.ntu.edu.tw/jspui/handle/123456789/82147 |
| DOI: | 10.6342/NTU202200583 |
| 全文授權: | 未授權 |
| 電子全文公開日期: | 2024-02-14 |
| 顯示於系所單位: | 電信工程學研究所 |
文件中的檔案:
| 檔案 | 大小 | 格式 | |
|---|---|---|---|
| U0001-1302202211095500.pdf 未授權公開取用 | 7.79 MB | Adobe PDF |
系統中的文件,除了特別指名其著作權條款之外,均受到著作權保護,並且保留所有的權利。
