Skip navigation

DSpace

機構典藏 DSpace 系統致力於保存各式數位資料(如:文字、圖片、PDF)並使其易於取用。

點此認識 DSpace
DSpace logo
English
中文
  • 瀏覽論文
    • 校院系所
    • 出版年
    • 作者
    • 標題
    • 關鍵字
    • 指導教授
  • 搜尋 TDR
  • 授權 Q&A
    • 我的頁面
    • 接受 E-mail 通知
    • 編輯個人資料
  1. NTU Theses and Dissertations Repository
  2. 電機資訊學院
  3. 電子工程學研究所
請用此 Handle URI 來引用此文件: http://tdr.lib.ntu.edu.tw/jspui/handle/123456789/49697
標題: 以TCAD模擬n型砷化銦及高介電係數氧化層之金氧半電容元件特性
TCAD Simulation of n-type InAs MOSCAPs with High-κ Dielectric Layer
作者: Chen-Lun Ting
丁振倫
指導教授: 林浩雄(Hao-Hsiung Lin)
關鍵字: 砷化銦,金氧半電容元件,半導體元件模擬工具,電容-電壓模擬,介面缺陷密度,
InAs,metal-oxide-semiconductor,TCAD,capacitance-voltage simulation,interface trap density,
出版年 : 2016
學位: 碩士
摘要: 本論文探討由三五族材料半導體(III-V semiconductor)以及高介電係數材料(high-κ material)所構成之金氧半電容元件(Metal-Oxide-Semiconductor capacitor, MOSCAP)特性,三五族材料選擇為砷化銦(InAs),此材料因其有效電子質量很小,其電子遷移率很大,然而此亦導致砷化銦之傳導帶能帶密度(Density of state, DOS)較小,此項特性使得其元件特性和以矽為基板之金氧半電容元件有很大的差異。因此,本論文使用半導體元件模擬工具(Technology Computer Aided Design, TCAD),以數值模擬的方式,對由砷化銦以及高介電係數材料所構成之理想金氧半電容元件特性作探討。
此外,三五族和高介電係數材料之介面品質為影響其元件特性的關鍵,因此如何得到較為正確的介面缺陷密度(interface trap density, Dit)是ㄧ項重要的議題。傳統用於分析矽及二氧化矽介面之方法,包括電導法和電容法,在分析三五族及高介電係數材料介面時,受其材料特性所致,會受到ㄧ些限制。因此,本研究以前述之TCAD模擬理想金氧半電容元件電容-電壓曲線為基礎,再進一步考慮介面缺陷密度,以和實驗量測所得的低頻(1kHz)電容-電壓曲線擬合的方式,估計其介面缺陷密度之大小和分布。
In the thesis, the characteristics of the Metal-Oxide-Semiconductor capacitor (MOSCAP), fabricated by III-V semiconductors and high-κ materials, are investigated. The III-V semiconductor we choose is InAs. Because of its small electron effective mass, InAs is allowed to have high electron mobility. However, the property also comes with the small conduction band density of state (DOS). It gives rise to the difference in the device performances, compared with Si-based MOSCAP. Therefore, we use Technology Computer Aided Design (TCAD) to investigate the properties of the ideal MOSCAPs, fabricated by III-V semiconductors and high-κ materials.
Additionally, the quality of high-κ material/III-V semiconductor interface is essential because it causes critical effects on the device’s performances. Consequently, how to extract the correct interface trap density (Dit) is crucial. The orthodox approaches to extract interface trap density in Si/SiO2 interface, including the conductance method and the capacitance method, encounter some limitations. As a result, the ideal capacitance-voltage data simulated by TCAD, is fitted with our experimental low frequency capacitance-voltage data, by considering the effect of interface trap density. Through the specific method, we can get the information of interface trap density thoroughly.
URI: http://tdr.lib.ntu.edu.tw/jspui/handle/123456789/49697
DOI: 10.6342/NTU201602561
全文授權: 有償授權
顯示於系所單位:電子工程學研究所

文件中的檔案:
檔案 大小格式 
ntu-105-1.pdf
  未授權公開取用
2.26 MBAdobe PDF
顯示文件完整紀錄


系統中的文件,除了特別指名其著作權條款之外,均受到著作權保護,並且保留所有的權利。

社群連結
聯絡資訊
10617臺北市大安區羅斯福路四段1號
No.1 Sec.4, Roosevelt Rd., Taipei, Taiwan, R.O.C. 106
Tel: (02)33662353
Email: ntuetds@ntu.edu.tw
意見箱
相關連結
館藏目錄
國內圖書館整合查詢 MetaCat
臺大學術典藏 NTU Scholars
臺大圖書館數位典藏館
本站聲明
© NTU Library All Rights Reserved