請用此 Handle URI 來引用此文件:
http://tdr.lib.ntu.edu.tw/jspui/handle/123456789/48279
標題: | 互補式金氧半場效電晶體K頻段增益提高低雜訊放大器與高速電子遷移率電晶體V頻段疊接組態平衡式功率放大器之研製 Design of K-Band CMOS Gain Boosting Low Noise Amplifier and V-Band GaAs pHEMT Cascode Balance Power Amplifier |
作者: | Guan-Jie Huang 黃冠傑 |
指導教授: | 林坤佑(Kun-You Lin) |
關鍵字: | 無線個人區域網路(WPAN),金氧半場效電晶體,高速電子遷移率電晶體,低雜訊放大器,功率放大器, Wireless personal area network (WPAN),CMOS,HEMT,low noise amplifier,power amplifier, |
出版年 : | 2011 |
學位: | 碩士 |
摘要: | 隨著通訊技術和晶片研製技術的演進,無線傳輸、高速傳輸成為發展的趨勢,24 GHz頻段汽車防撞雷達系統具備成本低廉、可全天候使用的優點。另一方面,由於60 GHz頻段是用於無線個人區域網路(WPAN)的免授權頻段,具備安全、有效率之短距傳輸功能,因而成為發展的重心。
在本論文中,我們設計並實現了一個利用互補式金氧半場效電晶體設計之K頻段之增益提高低雜訊放大器與一個利用高速電子遷移率電晶體設計之V頻段之疊接組態平衡式功率放大器。此論文分成三個部分,第一部分介紹了低雜訊放大器的基本原理。 第二部分設計並實現K頻段之增益提高低雜訊放大器。在無線通訊接收前端電路中,低雜訊放大器將天線接收到的微弱訊號以最低的雜訊貢獻加以放大。此放大器是使用0.18-μm CMOS製程製作,使用薄膜微帶線(Thin-film microstrip lines, TFMS lines)與集總(Lumped)元件進行匹配。此電路的量測結果與模擬結果相差較大。在24 GHz,達到增益為13.8 dB、雜訊指數為6.0 dB,消耗11.9 mW功率,晶片面積為0.36平方毫米。由於量測與模擬有較大的差異,本論文將修正模擬錯誤的部分並予以重新設計。 第三部分設計並實現V頻段的平衡式疊接組態功率放大器,在無線通訊接收前端電路中,功率放大器將訊號以高功率傳送至天線,並將訊號發射出去。此放大器是使用0.15-μm GaAs pHEMT的製程製作,因為在V頻段製作疊接組態放大器會有很嚴重的振盪的問題,使用共面波導傳輸線取代一般的微帶線以進行匹配,可防止一些在使用微帶線製作時才會產生的寄生效應,並且改善佈局方法,再度減少寄生效應,使得電路更趨於穩定。在V頻段,達到最高之增益為10.8-dB、最高輸出功率為23.4 dBm,消耗1542 mW功率,晶片面積為4平方毫米。 |
URI: | http://tdr.lib.ntu.edu.tw/jspui/handle/123456789/48279 |
全文授權: | 有償授權 |
顯示於系所單位: | 電信工程學研究所 |
文件中的檔案:
檔案 | 大小 | 格式 | |
---|---|---|---|
ntu-100-1.pdf 目前未授權公開取用 | 11.65 MB | Adobe PDF |
系統中的文件,除了特別指名其著作權條款之外,均受到著作權保護,並且保留所有的權利。