Skip navigation

DSpace

機構典藏 DSpace 系統致力於保存各式數位資料(如:文字、圖片、PDF)並使其易於取用。

點此認識 DSpace
DSpace logo
English
中文
  • 瀏覽論文
    • 校院系所
    • 出版年
    • 作者
    • 標題
    • 關鍵字
    • 指導教授
  • 搜尋 TDR
  • 授權 Q&A
    • 我的頁面
    • 接受 E-mail 通知
    • 編輯個人資料
  1. NTU Theses and Dissertations Repository
  2. 電機資訊學院
  3. 電信工程學研究所
請用此 Handle URI 來引用此文件: http://tdr.lib.ntu.edu.tw/jspui/handle/123456789/47591
標題: 60-GHz單端轉差動向量合成式相移器之研製
Design of A 60-GHz Single-ended-to-differential Vector Sum Phase Shifter
作者: Jen-Chu Wu
吳仁鉅
指導教授: 林坤佑
關鍵字: 相位陣列,相移器,單端轉差動轉換器,向量內插器,向量調變器,可變增益放大器,
Phased arrays,phase shifters,single-ended-to-differential converter,vector interpolator,vector modulators,variable gain amplifiers,
出版年 : 2010
學位: 碩士
摘要: 本論文為使用90-nm 1P9M CMOS製程設計一個應用於60-GHz相位陣列接收機之向量合成式相移器。該向量合成式相移器結合了向量產生器、可調增益放大器及向量調變器達到360度相位合成,而且該相移器同時在接收機前端扮演單端輸入轉成差動輸出之轉換器角色。
該向量產生器採用四相位功率分配器實現,在寬頻範圍內具有低損耗及相同輸出阻抗的特性,用來產生向量內插時所需要的正交基底。為了合成出任意相位,需要有向量調變器根據所要合成出來之信號所在象限,選擇出正交向量的極性,並且需要有可調增益放大器來調整兩個正交向量的權重,以達到向量合成,該可調增益放大器是由一級用來達到寬頻輸入阻抗匹配的共閘級放大器及兩級用來調整增益的差動對所組成之三級放大器結構。
在此設計當中,利用主動元件及電感器來達到級與級之間的阻抗匹配,並且配合巧妙的佈局規劃,大幅減少晶片面積。所有電路都是以對稱方式佈局,使輸出信號有好的對稱性,根據作者所知,對於設計一個差動輸出的向量合成式相移器而言,這是第一個提出對電路佈局對稱性分析及實驗證明的研究。
In this thesis, a 60-GHz vector sum phase shifter for phased array receiver was designed and fabricated in 90-nm 1P9M CMOS technology. This vector sum phase shifter incorporates a vector generator with a variable gain amplifier (VGA) and a vector modulator to achieve full-360° phase synthesizing. And the vector sum phase shifter is also a single-ended-to-differential converter at the receiver front end.
The vector generator generates the required orthogonal bases for vector interpolation, and is realized by a four-way quadrature power divider which has the advantages of low loss and identical output port impedance over wide operation bandwidth. To synthesize a signal with an arbitrary phase, two quadrature vectors are needed, and the polarities of quadrature-phased signals for vector interpolating are selected by the vector modulator according to the quadrant where the required signal locates. Furthermore, to control the weightings of the quadrature signals, a VGA is needed. The VGA is in a three-stage configuration which is composed of a common-gate amplifier as the input stage for wideband input impedance matching and two stage differential pairs for the orthogonal vector weighted control.
In this design, using active devices and inductors for inter-stage impedance matching and ingenious floor plan substantially reduce the chip size. To achieve good signal balance, all circuits are arranged in symmetric layouts. To the author’s best knowledge, this is the first analysis of symmetry of the circuit layout and the first demonstration of signal balance of the differential outputs in the design of a differential-output vector sum phase shifter.
URI: http://tdr.lib.ntu.edu.tw/jspui/handle/123456789/47591
全文授權: 有償授權
顯示於系所單位:電信工程學研究所

文件中的檔案:
檔案 大小格式 
ntu-99-1.pdf
  未授權公開取用
5.22 MBAdobe PDF
顯示文件完整紀錄


系統中的文件,除了特別指名其著作權條款之外,均受到著作權保護,並且保留所有的權利。

社群連結
聯絡資訊
10617臺北市大安區羅斯福路四段1號
No.1 Sec.4, Roosevelt Rd., Taipei, Taiwan, R.O.C. 106
Tel: (02)33662353
Email: ntuetds@ntu.edu.tw
意見箱
相關連結
館藏目錄
國內圖書館整合查詢 MetaCat
臺大學術典藏 NTU Scholars
臺大圖書館數位典藏館
本站聲明
© NTU Library All Rights Reserved