Skip navigation

DSpace

機構典藏 DSpace 系統致力於保存各式數位資料(如:文字、圖片、PDF)並使其易於取用。

點此認識 DSpace
DSpace logo
English
中文
  • 瀏覽論文
    • 校院系所
    • 出版年
    • 作者
    • 標題
    • 關鍵字
    • 指導教授
  • 搜尋 TDR
  • 授權 Q&A
    • 我的頁面
    • 接受 E-mail 通知
    • 編輯個人資料
  1. NTU Theses and Dissertations Repository
  2. 電機資訊學院
  3. 電子工程學研究所
請用此 Handle URI 來引用此文件: http://tdr.lib.ntu.edu.tw/jspui/handle/123456789/37802
標題: 使用GDTPOM方法合成低功率高階系統晶片
High Level Synthesis of a Low-Power SOC System using GDTPOM Principle
作者: Ruei-Chi Chen
陳瑞祺
指導教授: 郭正邦(James-B Kuo)
關鍵字: 多重臨界電壓,雙臨界電壓,低功率,高階合成,系統晶片,
MTCMOS,dual-threshold,low power,high-level synthesis,SOC,
出版年 : 2008
學位: 碩士
摘要: 本篇論文研究主要是探討GDTPOM (Gate-level Dual-threshold Total Power Optimization Methodology) 方法最佳化16-bits乘法器數位電路,設計一個使用90奈米MTCMOS標準元件資料庫合成的低功率且高速度之數位電路。第一章簡介CMOS發展的趨勢以及功率消耗對電路的重要性。第二章探討利用90奈米 MTCMOS標準元件資料庫來做最佳化的一些演算法以及標準元件資料庫的時間模型和功率模型,MTCMOS標準元件可分為三種不同臨界電壓,分別是高臨界電壓、標準臨界電壓、低臨界電壓。在分析的過程中,主要是使用到裡面高臨界電壓以及低臨界電壓的標準元件資料庫,因為高臨界電壓的標準元件優點是具有較低的消耗功率,而低臨界電壓的標準元件是具有較快的訊號傳輸速度的優點。第三章是詳細描述GDTPOM方法,而這個方法採用GDSPOM方法中的靜態時序分析,並且加上使用PrimePower來做總功率分析最佳化,而衍伸出來新的方法。先由低臨界電壓標準元件合成出邏輯層次的電路,再由PrimePower工具來執行總功率消耗最佳化,替換部分標準元件為高臨界電壓,最後在使用PrimeTime工具來執行靜態時序分析最佳化來達到時間的限制要求。最後一章則是總結。
This thesis reports the Gate-level Dual-threshold Total Power Optimization Methodology (GDTPOM) to optimize 16-bits Wallace tree multiplier digital circuit. Design a low power and high speed digital circuit using 90nm MTCMOS (Multiple-Threshold voltage CMOS) standard cell library. Chapter 1 introduces CMOS development trends and the importance of power dissipation in circuit. Chapter 2 describes some algorithm which using 90nm MTCMOS standard cell library to optimize circuit. It also introduces timing models and power models of standard cell library. MTCMOS standard cell library come in fixed threshold voltage – high threshold voltage cell for low power and low threshold voltage cell for high speed. In chapter 3, we use GDTPOM to optimize multiplier digital circuit. The GDTPOM not only use static timing analysis by GDSPOM but also execute total power optimization in PrimePower tool. First the RTL design synthesis to gate-level netlist by LVT cell. Then, the gate-level netlist execute total power optimization in PrimePower tool. Finally, the gate-level netlist execute timing optimization in PrimeTime tool to meet the timing constraint. Chapter 4 is the conclusion of this research.
URI: http://tdr.lib.ntu.edu.tw/jspui/handle/123456789/37802
全文授權: 有償授權
顯示於系所單位:電子工程學研究所

文件中的檔案:
檔案 大小格式 
ntu-97-1.pdf
  未授權公開取用
6.27 MBAdobe PDF
顯示文件完整紀錄


系統中的文件,除了特別指名其著作權條款之外,均受到著作權保護,並且保留所有的權利。

社群連結
聯絡資訊
10617臺北市大安區羅斯福路四段1號
No.1 Sec.4, Roosevelt Rd., Taipei, Taiwan, R.O.C. 106
Tel: (02)33662353
Email: ntuetds@ntu.edu.tw
意見箱
相關連結
館藏目錄
國內圖書館整合查詢 MetaCat
臺大學術典藏 NTU Scholars
臺大圖書館數位典藏館
本站聲明
© NTU Library All Rights Reserved