Skip navigation

DSpace

機構典藏 DSpace 系統致力於保存各式數位資料(如:文字、圖片、PDF)並使其易於取用。

點此認識 DSpace
DSpace logo
English
中文
  • 瀏覽論文
    • 校院系所
    • 出版年
    • 作者
    • 標題
    • 關鍵字
    • 指導教授
  • 搜尋 TDR
  • 授權 Q&A
    • 我的頁面
    • 接受 E-mail 通知
    • 編輯個人資料
  1. NTU Theses and Dissertations Repository
  2. 電機資訊學院
  3. 電子工程學研究所
請用此 Handle URI 來引用此文件: http://tdr.lib.ntu.edu.tw/jspui/handle/123456789/25903
標題: USB系統之匯流排功能性模組的驗證與實作
Verification and Implementation of Bus Functional Models for USB System
作者: Hung-Po Wang
汪宏柏
指導教授: 郭斯彥
關鍵字: 匯流排功能性模組,
Bus Functional Model,
出版年 : 2009
學位: 碩士
摘要: 隨著單晶片系統的設計複雜度增高,驗證成為整個設計流程的瓶頸。現今的驗證還是依據統模擬。但當系統的複雜度增加,模擬時間的增高將使得模擬的效率大為降低;正確性式晶片設計的主要目標,在特殊用途積體電路(ASIC)的設計中,功能性涵蓋率可以代表系統的正確性。如何有效減少模擬時間和增加系統的功能性涵蓋率,成為今日積體電路設計和驗證工程師所面臨的最大難題。
為了解決上述問題,本篇論文題出了一套USB的匯流排功能性模組(BFM)。在行為層級方面,匯流排功能性模組製定的標準相同。藉著測試電路的行為模式,模擬時間可以有效被控制。本文所設計的功能性模組接式可以被控制多項參數、以及可程式化的。所以我們可應用這些模組來建構USB的驗證環境。我們可以利用這個模組當範本:藉著傳送封包給欲測試的模組,接收測試模組的回傳封包來檢查欲測試模組的正確性。論文最後提出了驗證的環境,期望對於USB晶片設計者,能有更多幫助
Due to the increasing complexity of modern SoC designs, verification has become one of the bottlenecks of the entire IC design process [5]. Current verification strategy, based on traditional hardware simulation, is not able to fulfill designer’s need efficiently because of the escalation simulation time. Functional correctness is the most fundamental requirement for all hardware design. How to reduce the simulation time and increase the functional coverage are the primary issues that designers and researchers need to solve right away.
In this thesis I provide a set of Universal Serial Bus (USB) Bus Functional Models (BFM), congruent to USB specification. By testing design under verification (DUV) in the behavior level, simulation time can be reduced. The BFM are configurable and programmable. We could construct all topologies of the USB system using the BFM. USB BFM can become a golden model, send packets to DUV, and receive packets from DUV to check if it’s functional correctly. Finally we will provide a USB simulation environment using USB BFM for designers to be a reference in chip or ip design
.
URI: http://tdr.lib.ntu.edu.tw/jspui/handle/123456789/25903
全文授權: 未授權
顯示於系所單位:電子工程學研究所

文件中的檔案:
檔案 大小格式 
ntu-98-1.pdf
  未授權公開取用
1.05 MBAdobe PDF
顯示文件完整紀錄


系統中的文件,除了特別指名其著作權條款之外,均受到著作權保護,並且保留所有的權利。

社群連結
聯絡資訊
10617臺北市大安區羅斯福路四段1號
No.1 Sec.4, Roosevelt Rd., Taipei, Taiwan, R.O.C. 106
Tel: (02)33662353
Email: ntuetds@ntu.edu.tw
意見箱
相關連結
館藏目錄
國內圖書館整合查詢 MetaCat
臺大學術典藏 NTU Scholars
臺大圖書館數位典藏館
本站聲明
© NTU Library All Rights Reserved