Skip navigation

DSpace

機構典藏 DSpace 系統致力於保存各式數位資料(如:文字、圖片、PDF)並使其易於取用。

點此認識 DSpace
DSpace logo
English
中文
  • 瀏覽論文
    • 校院系所
    • 出版年
    • 作者
    • 標題
    • 關鍵字
    • 指導教授
  • 搜尋 TDR
  • 授權 Q&A
    • 我的頁面
    • 接受 E-mail 通知
    • 編輯個人資料
  1. NTU Theses and Dissertations Repository
  2. 電機資訊學院
  3. 電子工程學研究所
請用此 Handle URI 來引用此文件: http://tdr.lib.ntu.edu.tw/jspui/handle/123456789/25265
標題: 適用於薄膜電晶體顯示陣列之自我測試與自我修復技術
Built-In Self-Test and Self-Repair Techniques for TFT Array
作者: Chen-Wei Lin
林政偉
指導教授: 黃俊郎
關鍵字: 薄膜電晶體陣列,內建式自我測試,電荷感測,內建式自我修復,
TFT array,built-in self-test,charge sensing,built-in self-repair,
出版年 : 2007
學位: 碩士
摘要: 薄膜電晶體陣列是一種擁有數千至數百萬個圖素之矩陣結構的電路。若是需要測試所有在陣列上的圖素與傳輸線是否有製造上的缺陷,這將是一件相當困難的工作。因此,傳統上都必須使用大量的探測埠與相當長的測試時間以致於達到夠高之測試的準度。為了改善此情形,在這篇論文中提出了兩個分別針對圖素儲存電荷和掃描線斷裂之內建式自我測試技術。所提出之技術都可被應用在SoG (System on Glass)製造概念。
TFT array is a matrix-like structure which contains thousands to millions pixels to display information. However to it’s difficult to make sure that the TFT panel manufactured is no-defect which means all the pixels are well and all the metal wires are continuous. Therefore it’s necessary to test the array including the wires and the pixels. For testing the TFT array, large probes number of ATE and long testing time are needed traditionally. To improve this, this thesis proposed two built-in self-test techniques for testing the pixels and the scan/data line respectively. Both the technique can also be applied into SoG (System on Glass) concept.
URI: http://tdr.lib.ntu.edu.tw/jspui/handle/123456789/25265
全文授權: 未授權
顯示於系所單位:電子工程學研究所

文件中的檔案:
檔案 大小格式 
ntu-96-1.pdf
  未授權公開取用
930.33 kBAdobe PDF
顯示文件完整紀錄


系統中的文件,除了特別指名其著作權條款之外,均受到著作權保護,並且保留所有的權利。

社群連結
聯絡資訊
10617臺北市大安區羅斯福路四段1號
No.1 Sec.4, Roosevelt Rd., Taipei, Taiwan, R.O.C. 106
Tel: (02)33662353
Email: ntuetds@ntu.edu.tw
意見箱
相關連結
館藏目錄
國內圖書館整合查詢 MetaCat
臺大學術典藏 NTU Scholars
臺大圖書館數位典藏館
本站聲明
© NTU Library All Rights Reserved