請用此 Handle URI 來引用此文件:
http://tdr.lib.ntu.edu.tw/jspui/handle/123456789/25164
標題: | 一管線式類比數位轉換器之全數位外部校正技術 A Fully Digital External Calibration Technique for 1-bit/stage Pipelined ADC |
作者: | Yuan-Chi Yu 游源祺 |
指導教授: | 黃俊郎 |
關鍵字: | 管線式 類比數位轉換器 校正, pipeline ADC Calibration, |
出版年 : | 2007 |
學位: | 碩士 |
摘要: | 在本論文中,我們提出了一個針對1-bit/stage的管線式類比數位轉換器的全數位校正技術,它是從一個既有的數位校正演算法所延伸而來的。原本的方法在校正完後仍會留有些許輸出字碼遭受到異常大的非線性錯誤,而所提出的方法依據輸出字碼的統計直方圖將這些有瑕疵的輸出字碼取出,並根據瑕疵的程度做出不同處理以增加線性度。除了輸入信號以外,其他所有的校正運作都是在數位的範圍裡,並且整體的運作速度與類比數位轉換器本身的轉換速度相同。這個方法不需要對類比數位轉換器本身的類比部份做出任何修改,並且十分容易延伸至其他不同架構的管線式類比數位轉換器。分析的結果顯示出最大的微分非線性誤差將小於最小字碼單位長度的三分之一,而軟體模擬的結果也顯示積分非線性誤差至少會有一個位元精準度的改善。在最後一個可行的硬體實現架構也被提出。 In this thesis, a fully digital calibration scheme for the 1-bit/stage pipelined ADC is presented. It is extended from the existing digital calibration algorithm that still suffers arbitrary large DNL in some output codes. The proposed technique extracts these codes from the histogram data and then applies proper modification to them to enhance the linearity. Except for the input ramp signal, the whole calibration is performed in the digital domain and is done at the nominal ADC speed. The approach does not require any modification to the original analog section of the ADC and is convenient to be extended to the different structures of the pipeline stage. The analysis exhibits a bound of 1/3 LSB in the DNL. Simulation result also shows at least 1-bit improvement in the INL. The digital hardware implementation scheme is presented as well. |
URI: | http://tdr.lib.ntu.edu.tw/jspui/handle/123456789/25164 |
全文授權: | 未授權 |
顯示於系所單位: | 電子工程學研究所 |
文件中的檔案:
檔案 | 大小 | 格式 | |
---|---|---|---|
ntu-96-1.pdf 目前未授權公開取用 | 642.08 kB | Adobe PDF |
系統中的文件,除了特別指名其著作權條款之外,均受到著作權保護,並且保留所有的權利。