Skip navigation

DSpace

機構典藏 DSpace 系統致力於保存各式數位資料(如:文字、圖片、PDF)並使其易於取用。

點此認識 DSpace
DSpace logo
English
中文
  • 瀏覽論文
    • 校院系所
    • 出版年
    • 作者
    • 標題
    • 關鍵字
    • 指導教授
  • 搜尋 TDR
  • 授權 Q&A
    • 我的頁面
    • 接受 E-mail 通知
    • 編輯個人資料
  1. NTU Theses and Dissertations Repository
  2. 電機資訊學院
  3. 電子工程學研究所
請用此 Handle URI 來引用此文件: http://tdr.lib.ntu.edu.tw/jspui/handle/123456789/22948
標題: 一個低功率子範圍循序漸進式類比數位轉換器
A Low Power Sub-range Successive-Approximation ADC
作者: Yu-Hsun Liu
劉宇珣
指導教授: 陳信樹(Hsin-Shu Chen)
關鍵字: 循序漸進式類比數位轉換器,子範圍,
SAR ADC,Sub-range,
出版年 : 2009
學位: 碩士
摘要: 隨著科技的進步,無線通訊產品也益發的普及到我們日常生活中。在各式無線通訊系統中,藍芽系統更是在其中扮演重要的角色。又因為可攜帶式電子產品的要求,低功率消耗成為設計類比數位轉換器時的必要考量。本論文依據傳統的循序漸近式架構(Successive-Approximation Register),融合子範圍(Sub-range)的概念。在前面比較裡降低對準確度的要求,進而提升比較速度。再利用重疊動作(Overlap action)把之前比錯的地方校正回來。實現一個12位元的解析度與一千萬赫茲的轉換速度的低功率循序漸進式類比數位轉換器(Successive-Approximation Analog-to-Digital Converter),來應用在藍芽系統(Bluetooth System)中。本設計採用台積電0.13微米1P8M的製程,晶片操作在10MS/s的取樣頻率,奈奎斯特輸入訊號頻率下,SNDR為59.7dB,SFDR為69.8dB,核心電路功率消耗為3mW。晶片總面積為1.19mm2,核心電路部分約為0.096mm2。
As a result of rapidly improve in the technology, wireless communication devices become more popular in our daily life. Among various wireless communication systems, Bluetooth system plays an important role in that. Because of requirement of portable electrical products, power consumption becomes an essential criterion in the design of Analog-to-Digital Converter (ADC). This thesis presents a method combine traditional Successive-Approximation architecture with Sub-range concept. By this way, we can relieve accuracy requirement on the MSB array and heaving total conversion rate. Then we use overlap action to correct error exist in the MSB comparison. A 12-bit 10MS/s low power consumption Successive-Approximation Analog-to-Digital Converter applied for the Bluetooth system is proposed. This design adopted TSMC 0.13-um 1P8M CMOS process. While the chip operates at sampling rate 10MS/s and Nyquist rate input frequency, the SNDR and SFDR achieve 59.7dB and 69.8dB respectively. The power consumption of core circuit is 3mW. The chip with pads occupies 1.19mm2 and the core area is about 0.096 mm2.
URI: http://tdr.lib.ntu.edu.tw/jspui/handle/123456789/22948
全文授權: 未授權
顯示於系所單位:電子工程學研究所

文件中的檔案:
檔案 大小格式 
ntu-98-1.pdf
  未授權公開取用
3.41 MBAdobe PDF
顯示文件完整紀錄


系統中的文件,除了特別指名其著作權條款之外,均受到著作權保護,並且保留所有的權利。

社群連結
聯絡資訊
10617臺北市大安區羅斯福路四段1號
No.1 Sec.4, Roosevelt Rd., Taipei, Taiwan, R.O.C. 106
Tel: (02)33662353
Email: ntuetds@ntu.edu.tw
意見箱
相關連結
館藏目錄
國內圖書館整合查詢 MetaCat
臺大學術典藏 NTU Scholars
臺大圖書館數位典藏館
本站聲明
© NTU Library All Rights Reserved