Skip navigation

DSpace

機構典藏 DSpace 系統致力於保存各式數位資料(如:文字、圖片、PDF)並使其易於取用。

點此認識 DSpace
DSpace logo
English
中文
  • 瀏覽論文
    • 校院系所
    • 出版年
    • 作者
    • 標題
    • 關鍵字
  • 搜尋 TDR
  • 授權 Q&A
    • 我的頁面
    • 接受 E-mail 通知
    • 編輯個人資料
  1. NTU Theses and Dissertations Repository
  2. 電機資訊學院
  3. 生醫電子與資訊學研究所
請用此 Handle URI 來引用此文件: http://tdr.lib.ntu.edu.tw/jspui/handle/123456789/16289
標題: CMOS MEMS 低偏壓電容式超音波感測器開發
Low Voltage CMOS MEMS Capacitive Micromachined Ultrasonic Sensors Development
作者: Yu-Shen Tien
田鈺申
指導教授: 郭柏齡(Po-Ling Kuo)
共同指導教授: 李百祺(Pai-Chi Li),田維誠(Wei-Cheng Tian)
關鍵字: CMUT,CMOS MEMS,蝕刻槽,充電效應,崩潰電壓,
CMUT,CMOS MEMS,Etching Ditch,Charging Effect,Collapse Voltage,
出版年 : 2012
學位: 碩士
摘要: 本研究利用電容式微機電超音波換能器(CMUTs)原理,結合TSMC CMOS 0.35製程,開發一種新式電容式微機電超音波感測器(CMUS)。感測結構於CMOS晶圓底部階層製作,以多晶矽層作為結構犧牲層,搭配上部金屬十字交叉犧牲層設計。經由濕蝕刻後製程處理,成功釋放位於晶圓底部的電容式薄膜結構。另外結合底部金屬層的佈局,使感測器等效中空層間距減少,大幅度的降低感測器操作偏壓(0~5V)。
再者本研究提出一種介於犧牲層與蝕刻洞之間的新式蝕刻裝置:蝕刻槽。經由蝕刻槽使犧牲層露出的面積增加,有效地提高感測器後製程速度與良率。另一方面,搭配微小蝕刻洞(0.5μm×0.5μm)的使用,元件防水封裝製程可以輕易的完成,讓感測器的製作更加的穩定。
最後感測元件以打線的方式整合CMOS 0.18後端放大電路,完成超音波感測整合電路。此感測收電路有效地降低電路寄生電容並提高訊雜比。為了消除充電效應的影響,施加交流偏壓於感測電路進行量測。獲得訊雜比為45.54dB,頻寬比為112.88%以及中心頻為7.39MHz的量測結果。
This paper presents a successful achievement on lowering bias voltage of CMUS (capacity micromachined ultrasound sensor). By using the TSMC CMOS 0.35 process and etching post-process the devices are fabricated on the CMOS chips bottom layers. Based on the CMUTs’ construct theory, we etch the top cross-metal layers and polysilicon layer to release the membrane. By polysilicon layer etching and adding contact as the part of top electrode, the equivalent gap will be reduced and the bias voltage will decrease obviously (0~5V).
Furthermore, we propose a novel structure between etching holes and sacrificial layer. The structure called etching ditch improves the etching rate and yield by exposing larger area when wet etching. On the other hand, the device will be easily water-proven due to the small size of etching hole (0.5um*0.5um) over the ditch.
Also, by wire-bonding with CMOS ASIC fabricated in TSMC 0.18-μm CMOS process, the integrated sensing circuit reduces the parasitic capacitance and enhances the signal to noise ratio effectively. For reducing the charging effect of the devises, an alternating bias voltage is applied, and the characterization of CMOS-electronics shows the large fractional bandwidth (112.88%) and 45.54dB signal to noise ratio in the 7.39MHz resonant frequency.
URI: http://tdr.lib.ntu.edu.tw/jspui/handle/123456789/16289
全文授權: 未授權
顯示於系所單位:生醫電子與資訊學研究所

文件中的檔案:
檔案 大小格式 
ntu-101-1.pdf
  目前未授權公開取用
12.05 MBAdobe PDF
顯示文件完整紀錄


系統中的文件,除了特別指名其著作權條款之外,均受到著作權保護,並且保留所有的權利。

社群連結
聯絡資訊
10617臺北市大安區羅斯福路四段1號
No.1 Sec.4, Roosevelt Rd., Taipei, Taiwan, R.O.C. 106
Tel: (02)33662353
Email: ntuetds@ntu.edu.tw
意見箱
相關連結
館藏目錄
國內圖書館整合查詢 MetaCat
臺大學術典藏 NTU Scholars
臺大圖書館數位典藏館
本站聲明
© NTU Library All Rights Reserved