Skip navigation

DSpace

機構典藏 DSpace 系統致力於保存各式數位資料(如:文字、圖片、PDF)並使其易於取用。

點此認識 DSpace
DSpace logo
English
中文
  • 瀏覽論文
    • 校院系所
    • 出版年
    • 作者
    • 標題
    • 關鍵字
  • 搜尋 TDR
  • 授權 Q&A
  • 幫助
    • 我的頁面
    • 接受 E-mail 通知
    • 編輯個人資料
  1. NTU Theses and Dissertations Repository

搜尋


目前的篩選器:
開始新的搜尋
新增篩選器:

使用篩選器讓結果更精確。

 | 

第 1 到 6 筆結果,共 6 筆。
  • 上一個
  • 1
  • 下一個
符合的文件:
出版年標題作者系所
2010應用延遲鎖定迴路之多相位與去偏斜時脈產生器
A Multiphase and a De-skew Clock Generator based on DLL
Kevin Fong; 馮楷倫電子工程學研究所
2006以延遲鎖定迴路為基礎的全數位快速鎖定時脈產生器之設計與實作
Design and Implementation of All-Digital Fast-Locked DLL-Based Clock Generators
Chuan-Kang Liang; 梁鵑伉電子工程學研究所
2008高速延遲鎖相迴路之設計
Design of High Speed Delay-Locked Loops
Chi-Nan Chuang; 莊基男電子工程學研究所
2007一個低功率且快速鎖定的數位延遲鎖相迴路
A low-power fast-lock digital Delay-Locked Loop
Jyun-Cheng Lin; 林俊成電子工程學研究所
2007晶片間連線之時脈偏差補償器設計與實作
Design and Implementation of a Chip-to-Chip Interconnect Clock Skew Compensator
Chun-Yu Chiu; 邱俊毓電子工程學研究所
2009延遲鎖相迴路時脈產生器
Design and Implementation of Delay Locked Loop Clock Generator
Kuo-Chih Wen; 溫國智電子工程學研究所

探索

系所
  • 6 電子工程學研究所
學位
  • 5 碩士
  • 1 博士
指導教授
  • 1 劉深淵
  • 1 劉深淵(shen-iuan liu)
  • 1 李泰成
  • 1 陳信樹
  • 1 陳少傑
  • 1 陳少傑(sao-jie chen)
作者
  • 1 chi-nan chuang
  • 1 chuan-kang liang
  • 1 chun-yu chiu
  • 1 jyun-cheng lin
  • 1 kevin fong
  • 1 kuo-chih wen
  • 1 林俊成
  • 1 梁鵑伉
  • 1 溫國智
  • 1 莊基男
  • . 下一頁 >
關鍵字
  • 3 延遲鎖相迴路
  • 2 延遲鎖定迴路
  • 1 dll,fast-locked
  • 1 dll,lock time
  • 1 dll,pd
  • 1 dll,pd,cp
  • 1 dll,pd,cp,delay cell
  • 1 dll,skew compensation
  • 1 dll,skew compensation,tracking sy...
  • 1 dll,skew compensation,tracking sy...
  • . 下一頁 >
出版年
  • 1 2010
  • 1 2009
  • 1 2008
  • 2 2007
  • 1 2006
全文授權
  • 3 有償授權
  • 3 未授權
全文
  • 6 true
社群連結
聯絡資訊
10617臺北市大安區羅斯福路四段1號
No.1 Sec.4, Roosevelt Rd., Taipei, Taiwan, R.O.C. 106
Tel: (02)33662353
Email: ntuetds@ntu.edu.tw
意見箱
相關連結
館藏目錄
國內圖書館整合查詢 MetaCat
臺大學術典藏 NTU Scholars
臺大圖書館數位典藏館
本站聲明
© NTU Library All Rights Reserved