請用此 Handle URI 來引用此文件:
http://tdr.lib.ntu.edu.tw/jspui/handle/123456789/9580
標題: | 適用於溫度感知三維晶片內網路之傳輸層協助路由演算法和架構 Transport-layer Assisted Routing Algorithm and Architectures for Thermal-Aware 3D NoC |
作者: | Tz-Chu Yin 銀子駒 |
指導教授: | 吳安宇(An-Yeu Wu) |
關鍵字: | 三維晶片,晶片內網路,溫度相關,傳輸層, 3 D,Network-on-Chip,thermal-aware,transport-layer, |
出版年 : | 2011 |
學位: | 碩士 |
摘要: | 本文針對熱感知三維晶片內網路設計的效能降低問題做出演算法和架構設計。傳統上為了確保溫度上安全以及避免效能被溫度限制大幅縮減,我們需要及時溫度控制機制。若我們因為及時溫度控制機制,而針對快超過臨界溫度的路由器來啟動壓制以便降溫,卻會造成系統拓撲變成非穩態不規則狀網狀拓撲。為了在非穩態不規則狀網狀拓撲下讓封包能成功地傳送,我們為熱感知三維晶片網路下,提出一個傳輸層協助路由演算法。根據實驗結果,我們提出的演算法能有效地增加效能,以及使交通負擔量更加平衡。我們基於低成本實現技術,提出記憶體降低技術,只需多11.1%得實現成本,可獲得 1.7x 的吞吐量提升。 In this thesis, we proposed algorithm and architecture design for performance reduction in thermal-aware 3D network-on-chip (NoC). To ensure thermal safety and avoid huge performance back-off from the temperature constraint, run time thermal management is required. However the regulation of temperature requires throttling of the near-overheated router, which makes the topology become Non-Stationary Irregular Mesh (NSI-mesh). To successfully deliver packet in NSI-mesh, we propose a Transport Layer Assisted Routing (TLAR) secheme for thermal-aware 3D NoC. Based on the experimental results, the proposed routing scheme can significantly improve the performance and balance traffic load. For low cost implementation, we also propose memory reduction techniques, and we gain 1.7x throughput improvement for only 11.1% area overhead. |
URI: | http://tdr.lib.ntu.edu.tw/jspui/handle/123456789/9580 |
全文授權: | 同意授權(全球公開) |
顯示於系所單位: | 電子工程學研究所 |
文件中的檔案:
檔案 | 大小 | 格式 | |
---|---|---|---|
ntu-100-1.pdf | 1.8 MB | Adobe PDF | 檢視/開啟 |
系統中的文件,除了特別指名其著作權條款之外,均受到著作權保護,並且保留所有的權利。