Skip navigation

DSpace

機構典藏 DSpace 系統致力於保存各式數位資料(如:文字、圖片、PDF)並使其易於取用。

點此認識 DSpace
DSpace logo
English
中文
  • 瀏覽論文
    • 校院系所
    • 出版年
    • 作者
    • 標題
    • 關鍵字
  • 搜尋 TDR
  • 授權 Q&A
    • 我的頁面
    • 接受 E-mail 通知
    • 編輯個人資料
  1. NTU Theses and Dissertations Repository
  2. 電機資訊學院
  3. 光電工程學研究所
請用此 Handle URI 來引用此文件: http://tdr.lib.ntu.edu.tw/jspui/handle/123456789/86075
標題: 以氧化銦鎵鋅作為通道層之可撓性氧化鉿鋯鐵電薄膜電晶體之研究
Flexible HfZrO2 Ferroelectric Thin-Film Transistors Based on InGaZnO Channels
作者: Chun-Wei Chang
張鈞維
指導教授: 陳奕君(I-Chun Cheng)
關鍵字: M - F - M - I - S,可撓性基板,鐵電薄膜電晶體,氧化鉿鋯,氧化銦鎵鋅,介面層Al2O3 & ZrO2,多層式存儲,
M - F - M - I - S,Flexible substrate,Fe - TFT,HZO,IGZO,Interface layer Al2O3 & ZrO2,Multilevel cell/code operation,
出版年 : 2022
學位: 碩士
摘要: 本研究主要探討可撓性鐵電電晶體在記憶體之應用。以金屬 / 鐵電材料 / 金屬 / 介電層 / 半導體( Metal - Ferroelectric - Metal - Insulator - Semiconductor, M - F - M - I - S )之結構於聚醯亞胺軟性基板( Polyimide, PI )製備鐵電電晶體( Ferroelectric Thin - Film Transistor, FeTFT ),由於PI基板其玻璃轉移溫度( Glass transition temperature, Tg )的限制,可耐受之製程溫度需控制約在400OC,故開發350OC低溫製程,並對鐵電層加入一介面層( Interface layer, IL )期望增加記憶窗口( Memory window, MW )。本研究使用Al2O3以及ZrO2兩種不同介面層,探討封裝前後對記憶窗口之影響,成功在加入介面層後使記憶窗口增加,在背通道裸露情況,其記憶窗口以ZrO2做為介面層之HZO鐵電層參數達4.3 V。待IGZO背通道經SiO2封裝後,去除外界水氣、氧氣等環境影響,並且由於300OC的封裝製程, 對於IGZO主動層以及鐵電層亦具有退火處理效果,使得三種鐵電層參數之記憶窗口皆有增加趨勢,尤其以Al2O3做為介面層之HZO鐵電層為最大,達5.8 V。除此之外,記憶窗口的增加實現多層式存儲操作( multilevle cell/code operation, MLC ),利用鐵電材料中電偶極部分翻轉特性,增加記憶密度,於multi - state VTH在無介面層及以ZrO2為介面層之鐵電電晶體達到2 bit;而以Al2O3做為介面層之鐵電電晶體則可達到3 bit。
In this work, ferroelectric thin-film transistors ( Fe - TFTs ) with metal / ferroelectric / metal / insulator / semiconductor ( M - F - M - I - S ) structure are developed by monolithically integrating HfZrO2 ( HZO ) ferroelectric capacitors with amorphous indium-gallium-zinc oxide ( a-IGZO ) TFTs on Polyimide ( PI ) substrates. Since the PI substrate can withstand temperatures only up to ~400C, a low-temperature (350C ) process is developed for the Fe – TFTs. In addition, an interlayer is introduced to enlarge the memory window (MW). Al2O3 and ZrO2 are used as the interface layer here. The MW of back-channel exposed a-IGZO TFT with an ZrO2 interface layer, reaches 4.3 V. The MWs are enlarged after the back-channel is passivated by SiO2. In particular, the MW of the a-IGZO TFT with an Al2O3 interface layer achieves 5.8 V. This can be attributed to the protection of channel against the influence of moisture and oxygen and the annealing effect during the deposition of passivation layer at 300C. The large MW can enable multilevel cell/code operation ( MLC ). The partial flipping of ferroelectric dipoles can be applied to high-density memory applications. Finally, 2 - bit operation is demonstrated in the Fe-TFT without the interface layer or with a ZrO2 interface layer, and 3 - bit operation is achieved in the Fe - TFT with an Al2O3 interface layer.
URI: http://tdr.lib.ntu.edu.tw/jspui/handle/123456789/86075
DOI: 10.6342/NTU202204083
全文授權: 同意授權(全球公開)
電子全文公開日期: 2024-09-28
顯示於系所單位:光電工程學研究所

文件中的檔案:
檔案 大小格式 
U0001-2609202213345500.pdf7.29 MBAdobe PDF檢視/開啟
顯示文件完整紀錄


系統中的文件,除了特別指名其著作權條款之外,均受到著作權保護,並且保留所有的權利。

社群連結
聯絡資訊
10617臺北市大安區羅斯福路四段1號
No.1 Sec.4, Roosevelt Rd., Taipei, Taiwan, R.O.C. 106
Tel: (02)33662353
Email: ntuetds@ntu.edu.tw
意見箱
相關連結
館藏目錄
國內圖書館整合查詢 MetaCat
臺大學術典藏 NTU Scholars
臺大圖書館數位典藏館
本站聲明
© NTU Library All Rights Reserved