Skip navigation

DSpace

機構典藏 DSpace 系統致力於保存各式數位資料(如:文字、圖片、PDF)並使其易於取用。

點此認識 DSpace
DSpace logo
English
中文
  • 瀏覽論文
    • 校院系所
    • 出版年
    • 作者
    • 標題
    • 關鍵字
    • 指導教授
  • 搜尋 TDR
  • 授權 Q&A
    • 我的頁面
    • 接受 E-mail 通知
    • 編輯個人資料
  1. NTU Theses and Dissertations Repository
  2. 電機資訊學院
  3. 電子工程學研究所
請用此 Handle URI 來引用此文件: http://tdr.lib.ntu.edu.tw/jspui/handle/123456789/67213
標題: 利用搜尋空間分割平行測試圖樣產生技術增進橋接故障偵測覆蓋率
Improving Bridging Fault Coverage by Parallel Search Space Partitioning ATPG
作者: Fang-Yu Liu
劉芳瑜
指導教授: 黃俊郎(Jiun-Lang Huang)
關鍵字: 積體電路測試,橋接故障,測試圖樣產生技術,搜尋空間分割平行,可靠性,平行化程式設計,
VLSI testing,bridging fault,ATPG,search space partitioning,reliability,parallel programming,
出版年 : 2017
學位: 碩士
摘要: 由於IC的製成尺寸縮小和設計複雜度增加,簡單的錯誤模型(fault model)已經無法達到足夠的缺陷(defect)偵測率。
為了更準確增加偵測到缺陷的機會,本篇論文利用實體設計(physical design)資訊,找出實際可能發生橋接故障(bridging fault)的位置,並針對橋接故障產生偵測圖樣。
本篇論文中提出了一個利用平行化搜尋空間分割(search space partitioning)增進橋接故障偵測機率的測試圖樣產生技術。主要是利用在平行化搜尋空間分割時,加入需要偵測的橋接故障,並在產生的多組測試圖樣中,挑選能提升偵測橋接故障比例最高的測試圖樣。
本論文提出的方法在ISCAS89和ITC99測試電路上進行實驗,實驗結果顯示,與N次測試自動畫圖樣產生流程相比,本論文更能實際提升偵測到橋接故障的機會,不會產生過多的測試圖樣。
Because of the shrinking feature sizes of modern IC’s (Integrated Circuit) and the in-creasing design complexity, single stuck-at fault model is no longer sufficient to achieve the desired defect coverage.
To increase the defect coverage, in this thesis, we utilize the physical design in-formation to identify the locations where bridging faults are more likely to occur. Then, test patterns are generated to target these bridging faults.
In this thesis, an ATPG (Automatic Test Pattern Generation) that improves bridg-ing fault coverage by parallel search space partitioning is proposed. Once the stuck-at fault test cubes generated by search space partitioning are available, it continues mak-ing input assignments to activate bridging faults. From the generated test cubes, the one that increases the bridging fault coverage the most is selected.
The proposed techniques are validated using ISCAS89 (International Symposium on Circuits and Systems) and ITC99 benchmark circuits. The experimental results show that the proposed techniques can achieve better bridging fault coverage and with acceptable test inflation.
URI: http://tdr.lib.ntu.edu.tw/jspui/handle/123456789/67213
DOI: 10.6342/NTU201702835
全文授權: 有償授權
顯示於系所單位:電子工程學研究所

文件中的檔案:
檔案 大小格式 
ntu-106-1.pdf
  未授權公開取用
3.14 MBAdobe PDF
顯示文件完整紀錄


系統中的文件,除了特別指名其著作權條款之外,均受到著作權保護,並且保留所有的權利。

社群連結
聯絡資訊
10617臺北市大安區羅斯福路四段1號
No.1 Sec.4, Roosevelt Rd., Taipei, Taiwan, R.O.C. 106
Tel: (02)33662353
Email: ntuetds@ntu.edu.tw
意見箱
相關連結
館藏目錄
國內圖書館整合查詢 MetaCat
臺大學術典藏 NTU Scholars
臺大圖書館數位典藏館
本站聲明
© NTU Library All Rights Reserved