請用此 Handle URI 來引用此文件:
http://tdr.lib.ntu.edu.tw/jspui/handle/123456789/58404
標題: | 數百億位元多通道時脈資料回復電路之設計與分析 Design and Analysis of Tens of Gb/s Multi-Channel Clock and Data Recovery Circuits |
作者: | Chien-Kai Kao 高健凱 |
指導教授: | 劉深淵(Shen-Iuan Liu) |
關鍵字: | 時脈資料回復電路,多通道,振幅鎖定迴路, clock and data recovery,CDR,multi-channel,ALL,amplitude-locked loop, |
出版年 : | 2014 |
學位: | 碩士 |
摘要: | 近幾年來,有線傳輸技術持續以指數的方式成長。為了增加輸入輸出連結的傳輸量,我們可以增加連結中資料傳輸的速度。但是更高的傳輸速度可能會有更大的高頻衰減。為了要補償更大的高頻衰減,增加了等化器的設計難度。此外,要從帶有衰減的資料串流中時取出時脈,對時脈與資料回復電路來說也是一種挑戰。增加輸入輸出通道數目是增加總資料傳輸量的另一個方法。
本論文分成兩個部分。第一個部分介紹一個4X16 Gb/s 多通道時脈與資料回復電路。我們使用相位內差式的時脈與資料回復電路和數位控制電路來降低晶片 面積。使用一個次諧波注入的震盪器來產生低抖動的正交相位來給相位內差器使用。在我們的設計中使用了抖動容忍增加的技術。此電路實作於40-nm CMOS 製程。 第二部分描述一個2X25 Gb/s 雙通道時脈與資料回復電路。為了降低系統的功率消耗,我們的設計使用了電荷導向式邏輯電路。並提出一個振幅鎖定迴路來抑制電荷導向式邏輯電路的輸出振幅變異。根據模擬,這個振幅鎖定迴路能降低50% 在電荷導向式邏輯電路中輸出振幅的變異。同時,振幅鎖定迴路面積與功耗只占據整個系統中很少的一部份。此電路實作於40-nm CMOS 製程。 Wireline communication keeps exponential growth in recent years. To increase thethroughput of I/O connection, we can increase the data rata of I/O connection. However, the higher data rate may suffer from more channel loss. This increases the design difficulty on equalizer to compensate large high frequency loss. Besides, it is also a challenge for clock and data recovery to extract clock from a lossy data stream. Alternatively, we can increase the I/O counts to raise total throughput. This thesis consists of two parts. The first part introduces architecture of a 4X16 Gb/s multi-channel clock and data recovery. We use phase-interpolator-based CDR and digital-controlled circuits to save chip area. And, a sub-harmonic injection-locked oscillator to generate low jitter quadrature clocks for phase interpolator. Then, jitter-tolerance enhancement technique is applied in our design. This circuit is implemented in 40-nm CMOS Technology. The second part describes a 2X25 Gb/s two-channel clock and data recovery. To lower down power consumption of the system, charge-steering logic circuit is adopted in our design. An amplitude-locked loop (ALL) is proposed to suppress the output amplitude variation of charge-steering logic circuit. According to simulation results, this ALL can reduce 50% of output amplitude variation of CSL circuit. Meanwhile, the area and power overhead of ALL compared to the whole system are low. This circuit is implemented in 40-nm CMOS Technology. |
URI: | http://tdr.lib.ntu.edu.tw/jspui/handle/123456789/58404 |
全文授權: | 有償授權 |
顯示於系所單位: | 電子工程學研究所 |
文件中的檔案:
檔案 | 大小 | 格式 | |
---|---|---|---|
ntu-103-1.pdf 目前未授權公開取用 | 2.76 MB | Adobe PDF |
系統中的文件,除了特別指名其著作權條款之外,均受到著作權保護,並且保留所有的權利。