請用此 Handle URI 來引用此文件:
http://tdr.lib.ntu.edu.tw/jspui/handle/123456789/46967
標題: | IEEE 802.16-2004 基頻接收機之數位訊號處理器軟體實現 DSP Software Implementation of an IEEE 802.16-2004 Baseband Receiver |
作者: | Ming-Che Hsieh 謝明哲 |
指導教授: | 陳少傑(Sao-Jie Chen) |
關鍵字: | 802.16-2004,基頻接收機,數位訊號處理器,軟體實現, 802.16-2004,Baseband Receiver,Digital Signal Processor,Software Implementation, |
出版年 : | 2010 |
學位: | 碩士 |
摘要: | 本論文根據802.16-2004 OFDM標準提出一用戶端基頻實體層收發機之架構。在基頻通道模型包含SUI通道模型、加成性白色高斯雜訊、載波頻率飄移以及取樣時脈飄移的前提下,接收機則運用合適的演算法來進行符元邊界偵測、載波頻率飄移和取樣時脈之偵測補償、頻率等化器與內插器等來進行資料回復。進一步在德州儀器(TI)的TMS320C6416 DSP來模擬軟體實現,並藉由一連串的軟體開發流程來降低內接收機所需運行的時脈數以達到及時運算的要求。 In this Thesis, we propose a baseband physical layer transceiver architecture according to the 802.16-2004 OFDM specifications. The baseband channel model is defined according to the SUI channel model, with Additive White Gaussian Noise (AWGN), carrier frequency offset, and sampling clock offset. To recover the data, suitable algorithms are used to detect the symbol boundary, to estimate and compensate carrier frequency offset and sampling clock offset, to interpolate, and to perform the frequency-domain equalization in the receiver. Moreover, the TMS320C6416 DSP of Texas Instruments (TI) is used in software implementation. By a sequence of code development flow, the operation cycles are reduced and the inner receiver is able to meet the real time requirement. |
URI: | http://tdr.lib.ntu.edu.tw/jspui/handle/123456789/46967 |
全文授權: | 有償授權 |
顯示於系所單位: | 電子工程學研究所 |
文件中的檔案:
檔案 | 大小 | 格式 | |
---|---|---|---|
ntu-99-1.pdf 目前未授權公開取用 | 2.74 MB | Adobe PDF |
系統中的文件,除了特別指名其著作權條款之外,均受到著作權保護,並且保留所有的權利。