Skip navigation

DSpace

機構典藏 DSpace 系統致力於保存各式數位資料(如:文字、圖片、PDF)並使其易於取用。

點此認識 DSpace
DSpace logo
English
中文
  • 瀏覽論文
    • 校院系所
    • 出版年
    • 作者
    • 標題
    • 關鍵字
    • 指導教授
  • 搜尋 TDR
  • 授權 Q&A
    • 我的頁面
    • 接受 E-mail 通知
    • 編輯個人資料
  1. NTU Theses and Dissertations Repository
  2. 電機資訊學院
  3. 電機工程學系
請用此 Handle URI 來引用此文件: http://tdr.lib.ntu.edu.tw/jspui/handle/123456789/44811
標題: H.264全二位元移動偵測之有效率可測試性設計技術
Effective Design-for-Testability Techniques for H.264 All-Binary Integer Motion Estimation
作者: Po-Yu Yeh
葉柏佑
指導教授: 郭斯彥
關鍵字: 全二進位,移動偵測,重複邏輯陣列,可測試性設計,內建自動測試,
All-Binary,Motion Estimation,ILA(Iterative Logic Array),DFT(Design for Testability),BIST(Build-in Self-Test),
出版年 : 2010
學位: 博士
摘要: H.264是目前擁有最高編碼效率的最新視訊壓縮規格,完整搜尋整數移動偵測(FSIME)與全二位元整數移動偵測(ABIME)這兩種演算法,分別常被使用在獲取最好品質與減少硬體面積的需求上。然而由於近年來視訊解析度快速成長,晶片面積仍然大量增加,因此視訊晶片的可測試性越來越重要,幸運的是在H.264-IME的硬體設計中有大量重複的模組,因此著名的重複邏輯陣列測試法(Iterative-Logic-Array, ILA)可以被用來測試所有重複的模組,而且僅需要固定常數的測試樣本。在重複邏輯陣列測試法中最重要的條件在於每個重複模組的輸入輸出特性必須滿足雙向可逆(bijective, or reversible),然而大部份的硬體設計通常都不會滿足此一條件。在這篇論文中,將會提出基於重複邏輯陣列測試法的可測試性設計(design-for-testability),能有效地測試H.264-FSIME與H.264-ABIME兩種演算法的設計模塊。這些重複模組將會被修改成滿足雙向可逆的條件,然後將這些模組串接成重複邏輯陣列的架構,如此只要完整測試第一個模組,便能完整測試陣列中的每個模組。在論文中也提出了一個簡單的內建測試電路。最後,著名的掃描鍊泛型測試法(scan-chain)與本論文提出的測試法都使用聯電(UMC) 0.18um製程合成(synthesize)並實作出來,本測試法的總測試時間大約只有掃描鍊測試法加上自動測試樣本產生器(Automatic Test Pattern Generation, ATPG)的13.53%,而且僅需要少量的額外硬體面積與延遲時間。
H.264 is the latest video compression standard with the highest coding efficiency, and the Full-Search and All-Binary Integer Motion Estimation (FSIME and ABIME) algorithms are usually adopted for getting best performance and reducing hardware area, respectively. However, the chip-area still increases significantly since the video resolution grows rapidly. Thus the testability is becoming more and more important. Fortunately, there are a number of repeated modules in the H.264-IME block, thus the well-known Iterative-Logic-Array (ILA) architecture can be applied to test all the modules with constant number of test patterns. The most important condition for the ILA architecture is that the I/O function of each module should be bijective (reversible). However, most of the original designs do not have this property. In this paper, effective ILA design-for-testability schemes are proposed for both H.264-FSIME and H.264-ABIME blocks. The repeated modules are modified to be bijective and cascaded as the ILA architecture. Then each module can be fully tested by only testing the first module exhaustively. A simple built-in self-test circuit is also proposed. Moreover, the physical designs of the scan-chain and the proposed test schemes are synthesized with the UMC 0.18um technology. The total test time of the proposed method is only about 13.53% of that of scan-chain method with ATPG (Automatic Test Pattern Generation), and the hardware and delay-time overheads are still very low.
URI: http://tdr.lib.ntu.edu.tw/jspui/handle/123456789/44811
全文授權: 有償授權
顯示於系所單位:電機工程學系

文件中的檔案:
檔案 大小格式 
ntu-99-1.pdf
  未授權公開取用
2.02 MBAdobe PDF
顯示文件完整紀錄


系統中的文件,除了特別指名其著作權條款之外,均受到著作權保護,並且保留所有的權利。

社群連結
聯絡資訊
10617臺北市大安區羅斯福路四段1號
No.1 Sec.4, Roosevelt Rd., Taipei, Taiwan, R.O.C. 106
Tel: (02)33662353
Email: ntuetds@ntu.edu.tw
意見箱
相關連結
館藏目錄
國內圖書館整合查詢 MetaCat
臺大學術典藏 NTU Scholars
臺大圖書館數位典藏館
本站聲明
© NTU Library All Rights Reserved