請用此 Handle URI 來引用此文件:
http://tdr.lib.ntu.edu.tw/jspui/handle/123456789/32924
標題: | 20-GHz時脈倍頻單元設計與分析以0.18-um CMOS製程製作 Design and Analysis of a 20-GHz Clock Multiplication Unit in 0.18-um CMOS Technology |
作者: | Sheng-Hann Wu 吳昇翰 |
指導教授: | 李致毅(Jri Lee) |
關鍵字: | 鎖相迴路,時脈倍頻單元, CMU,PLL,OC-768, |
出版年 : | 2006 |
學位: | 碩士 |
摘要: | 在這裡提出以0.18-um CMOS製程所製作20-GHz時脈倍頻單元, 應用於OC-768系統上, 採用雙迴路及三階濾波器以消除Jitter的影響. 所設計之電路達到輸出Jitter 0.2ps,rms及 4.5ps,pp同時在1.8V的偏壓下消耗40mW. A 20-GHz clock multiplication unit for SONET OC-768 systems employs dual loops and third-order loop filter to suppress the jitter. Realized in 0.18-um CMOS technology, this circuit achieves an output jitter of 0.2 ps,rms and 4.5 ps,pp while consuming 40 mW from a 1.8-V supply. |
URI: | http://tdr.lib.ntu.edu.tw/jspui/handle/123456789/32924 |
全文授權: | 有償授權 |
顯示於系所單位: | 電子工程學研究所 |
文件中的檔案:
檔案 | 大小 | 格式 | |
---|---|---|---|
ntu-95-1.pdf 目前未授權公開取用 | 3.27 MB | Adobe PDF |
系統中的文件,除了特別指名其著作權條款之外,均受到著作權保護,並且保留所有的權利。