請用此 Handle URI 來引用此文件:
http://tdr.lib.ntu.edu.tw/jspui/handle/123456789/24782| 標題: | 以現場可程式化邏輯閘陣列實現弦波抖動之量測 FPGA Implementation of a Sinusoidal Jitter Measurement Technique |
| 作者: | Yu-Tsung Liu 劉育宗 |
| 指導教授: | 黃俊郎(Huang Jiun-Lang) |
| 關鍵字: | 抖動,弦波抖動,現場可程式化, jitter,SJ,FPGA, |
| 出版年 : | 2008 |
| 學位: | 碩士 |
| 摘要: | 本篇論文實現一個在晶片上可自我測試弦波抖動的方法。藉由累積分布函數的概念去解析弦波抖動,而後應用後置運算來加強對製程飄移的容忍。我們使用現場可程式化邏輯閘陣列來實現所設計的電路並應用任意波型產生器來產生所需的抖動訊源。與商業用自動化量測儀器比較,我們量測到的頻率錯誤率低於0.1%。當抖動的訊源頻率操作在較低的頻域,所量測到的振幅錯誤率則少於5%。 This study is to implement an on-chip sinusoidal jitter testing technique for design for test (DfT) application. The proposed technique utilizes cumulative density function (CDF) based method to track the sinusoidal jitter, and applies post processing to enhance the process variation tolerance. We use FPGA to achieve the designed circuit, and employ an arbitrary waveform generator to inject jittery signal. Compared with the commercial automatic test equipment, the error ratio of jitter frequency is within 0.1%. When the jitter operates in lower frequency, the error ratio of jitter amplitude is less than 5%. |
| URI: | http://tdr.lib.ntu.edu.tw/jspui/handle/123456789/24782 |
| 全文授權: | 未授權 |
| 顯示於系所單位: | 電機工程學系 |
文件中的檔案:
| 檔案 | 大小 | 格式 | |
|---|---|---|---|
| ntu-97-1.pdf 未授權公開取用 | 20.09 MB | Adobe PDF |
系統中的文件,除了特別指名其著作權條款之外,均受到著作權保護,並且保留所有的權利。
