Skip navigation

DSpace

機構典藏 DSpace 系統致力於保存各式數位資料(如:文字、圖片、PDF)並使其易於取用。

點此認識 DSpace
DSpace logo
English
中文
  • 瀏覽論文
    • 校院系所
    • 出版年
    • 作者
    • 標題
    • 關鍵字
  • 搜尋 TDR
  • 授權 Q&A
    • 我的頁面
    • 接受 E-mail 通知
    • 編輯個人資料
  1. NTU Theses and Dissertations Repository
  2. 電機資訊學院
  3. 電機工程學系
請用此 Handle URI 來引用此文件: http://tdr.lib.ntu.edu.tw/jspui/handle/123456789/24662
標題: 55MS/s 10位元 導管式類比數位轉換器之設計
Design of a 55MS/s 10-Bit Analog to Digital Converter with Pipeline Architecture
作者: Zeng-Wen Chang
張正文
指導教授: 陳中平
關鍵字: 導管式類比數位轉換器,
Pipeline ADC,
出版年 : 2005
學位: 碩士
摘要: 現今很多的應用像是無線通訊利用數位信號處理以便得到傳送的資訊. 因此在接收端和數位信號處理系統之間的類比數位轉換器是必要的. 隨著無線通訊系統爆炸性的成長, 低功率消耗及高速傳輸率變成越來越重要的問題. 因此本論文專注於研究低功率消耗及高速的類比數位轉換器. 在所有的互補式金屬氧化物半導體類比數位轉換器架構中, 導管式的架構可以在功率消耗及效能間取得一個良好的平衡.
在這論文中, 我設計了一個10位元、每秒五千五百萬取樣的類比數位轉換器. 這類比數位轉換器使用導管式的架構搭配數位錯誤修正以達到10位元的解析度. 這類比數位轉換器電路包含取樣維持電路、2位元快閃式類比數位轉換器、2位元數位類比轉換器、減法器、乘二電路、時脈產生器、編碼器、暫存器和數位錯誤修正電路. 模擬結果表示所設計的類比數位轉換器可達到每秒五千五百萬取樣率, 其差動非線性誤差及整體非線性誤差分別是±0.6LSB及±0.7LSB.
本論文中的類比數位轉換器使用台積電0.35um 2P4M n-well 互補式金屬氧化物半導體製程. 其輸入範圍為±1伏特. 在3.3伏特的電源供應下消耗功率為62毫瓦. 整體佈局面積為1100um × 1400um.
Many of the applications nowadays utilize the digital signal processing to resolve the transmitted information like as wireless communication. Therefore, an analog-to-digital interface is required between the received terminal and the DSP system. With the explosive growth of wireless communication systems, Low power dissipation and high-speed transmission rate are becoming an increasingly important issue. Among many types of CMOS ADC architectures. A pipelined architecture can achieve good balance between power consumption and performance. This research focuses on low power dissipation and high speed ADC.
In this thesis, we design a 10-bit, and 55MSamples/s ADC. The ADC is implemented by a pipelined architecture with a resolution of 1.5-b/stage for digital error correction to obtain a 10-bit resolution at a sampling rate of 55MHz. The main sub-circuits of the ADC are sample-and-hold circuit, 2-bit flash A/D converter, 2-bit D/A converter, subtractor, multiply by two circuit, clock generator, encoder, register, and digital error correction. The sample-and-hold circuit is implemented with switched-capacitor techniques. The post-simulation results show that the overall circuit of ADC has 55MHz sampling rate, ±0.6LSB differential non-linearity, and ±0.7LSB integral non-linearity.
The pipelined ADC is fabricated with TSMC 0.35µm 2P4M n-well CMOS technology. The input range of the ADC is ±1V. The chip dissipates 62mW from a 3.3V supply. Total layout area is 1100um × 1400um.
URI: http://tdr.lib.ntu.edu.tw/jspui/handle/123456789/24662
全文授權: 未授權
顯示於系所單位:電機工程學系

文件中的檔案:
檔案 大小格式 
ntu-94-1.pdf
  目前未授權公開取用
6.72 MBAdobe PDF
顯示文件完整紀錄


系統中的文件,除了特別指名其著作權條款之外,均受到著作權保護,並且保留所有的權利。

社群連結
聯絡資訊
10617臺北市大安區羅斯福路四段1號
No.1 Sec.4, Roosevelt Rd., Taipei, Taiwan, R.O.C. 106
Tel: (02)33662353
Email: ntuetds@ntu.edu.tw
意見箱
相關連結
館藏目錄
國內圖書館整合查詢 MetaCat
臺大學術典藏 NTU Scholars
臺大圖書館數位典藏館
本站聲明
© NTU Library All Rights Reserved