請用此 Handle URI 來引用此文件:
http://tdr.lib.ntu.edu.tw/jspui/handle/123456789/40329
標題: | CMOS位移電容感測器之電路設計 CMOS Circuit Design of Displacement Capacitive Sensors |
作者: | Chia-Ching Wu 吳嘉靖 |
指導教授: | 張家歐(Chia-Ou Chang),謝發華(Fa-Hwa Shieh) |
關鍵字: | 電容感測器,類比積體電路,雙級運算放大器,IC設計,佈局, capacitive sensor,analog integrated circuit,two-stage operational amplifier,IC design,layout, |
出版年 : | 2008 |
學位: | 碩士 |
摘要: | 本論文的目的在於實現CMOS位移電容感測器之佈局,並比較佈局前後效能之差異。文中利用雙級運算放大器做為主體,接著佈局離散元件,並在佈局後些微修改以達到需求,最後探討全系統架構模擬之電容改變量與輸出電壓間的關係,本系統模擬後解析度可達 法拉等級。
而本論文使用國家晶片系統設計中心(NSC Chip Implementation Center, CIC)所提供的台灣積體電路(TSMC)0.35μm Mixed-Signal 2P4M Polycide 3.3/5V的製程,並使用Synopsys 公司所出的Hspice電路模擬軟體與思源公司的laker軟體進行模擬及佈線。 The purpose of this dissertation is to realize the design and layout of CMOS capacitive sensing circuit, and in this case to compare the differences before and after layout. In this dissertation use the two-stage amplifier to be the principal. Furthermore, layout the dispersed elements, and modify that after layout to satisfy our requirement. This dissertation is applying 0.35μm Mixed-Signal 2P4M Polycide 3.3/5V manufacture process of TSCM which is provided by NSC Chip Implementation Center. Finally, using Hspice software designed by Synopsys co. to simulate and laker software designed by Springsoft co. to layout. |
URI: | http://tdr.lib.ntu.edu.tw/jspui/handle/123456789/40329 |
全文授權: | 有償授權 |
顯示於系所單位: | 應用力學研究所 |
文件中的檔案:
檔案 | 大小 | 格式 | |
---|---|---|---|
ntu-97-1.pdf 目前未授權公開取用 | 12.32 MB | Adobe PDF |
系統中的文件,除了特別指名其著作權條款之外,均受到著作權保護,並且保留所有的權利。