請用此 Handle URI 來引用此文件:
http://tdr.lib.ntu.edu.tw/jspui/handle/123456789/38219
標題: | 三角積分調變除小數頻率合成器之設計及實作 Design and Implementation of a Sigma-Delta Modulated Fractional-N Frequency Synthesizer |
作者: | Chia-Ching Lin 林家慶 |
指導教授: | 陳少傑 |
關鍵字: | 頻率合成器,三角積分調變, frequency synthesizer,delta-sigma modulate,fractional-n, |
出版年 : | 2005 |
學位: | 碩士 |
摘要: | 在今日的射頻前級電路中,本地震盪器是一個不可或缺的要件,而設計一個兼具快速的鎖定速度、低相低雜訊和高頻率解析度的頻率合成器也成為一個挑戰。本論文探討MASH的三角積分調變器對於頻率合成器輸出相位雜訊的影響,另外由積體電路實現一個整合性的除小數頻率合成器,並使用MASH 1-1-1 三角積分調變器作為除頻數之調變,一方面藉由打亂除頻器的模數得到較好雜訊抑制,另一方面將雜訊推至較高頻的頻率,而能被鎖相迴路所澸除。此頻率合成器使用0.18μm Mixed-signal 1P6M CMOS製程,可操作於4GHz,模擬的相位雜訊在1MHz處為-115dBc/Hz,並在600MHz的跳頻間距下可達到小於30μm的鎖定時間。 Nowadays, local oscillator is an essential component of the RF front-end. And the design for a frequency synthesizer with agile settling speed, low phase noise and high frequency resolution has become a challenge. The thesis discusses the influence of the MASH Sigma-Delta Modulator (SDM) to the synthesizer output phase noise. The integrated fractional-N frequency synthesizer is implemented with MASH 1-1-1 SDM. On one hand, better fractional and reference spurious suppression is achieved by randomizing the modulus of frequency dividers; on the other hand, the spurious noise is push to higher frequency and will be further filtered out by the PLL. The frequency synthesizer is operated over 4GHz. The simulated phase noise is -115dBc/Hz at 1MHz offset, and the settling time is less than 30μs at 600MHz frequency jumping. |
URI: | http://tdr.lib.ntu.edu.tw/jspui/handle/123456789/38219 |
全文授權: | 有償授權 |
顯示於系所單位: | 電子工程學研究所 |
文件中的檔案:
檔案 | 大小 | 格式 | |
---|---|---|---|
ntu-94-1.pdf 目前未授權公開取用 | 1.55 MB | Adobe PDF |
系統中的文件,除了特別指名其著作權條款之外,均受到著作權保護,並且保留所有的權利。