Skip navigation

DSpace

機構典藏 DSpace 系統致力於保存各式數位資料(如:文字、圖片、PDF)並使其易於取用。

點此認識 DSpace
DSpace logo
English
中文
  • 瀏覽論文
    • 校院系所
    • 出版年
    • 作者
    • 標題
    • 關鍵字
  • 搜尋 TDR
  • 授權 Q&A
  • 幫助
    • 我的頁面
    • 接受 E-mail 通知
    • 編輯個人資料
  1. NTU Theses and Dissertations Repository
  2. 電機資訊學院
  3. 電子工程學研究所
請用此 Handle URI 來引用此文件: http://tdr.lib.ntu.edu.tw/jspui/handle/123456789/37275
標題: 以同步調整元件大小及連線線寬達到統計分析方法下的電路最佳化
Statistical Circuit Optimization using Simultaneous Gate and Wire Sizing
作者: I-Jye Lin
林依潔
指導教授: 張耀文
關鍵字: 調整元件大小,實體設計,調整&#63898,線線寬大小,製程變&#63842,&#63868,率,模擬,
Gate Sizing,Physical Design,Wire Sizing,Variability,
出版年 : 2008
學位: 碩士
摘要: 在現今製程日漸縮小情況下,製程變異已成為奈米電路設計的連線延遲與的可信度嚴峻考驗。為了控制製程變異帶來的影響,使用統計分析的最佳化技術(statistical optimization)已經成為提升良率常用的方法。在文獻上,使用二次圓錐規劃(second-order conic programming)以及拉式釋限法(Lagrangian relaxation)都可以達到透過調整元件大小的電路最佳化。然而有關連線的製程變異並不常被提出討論。在本論文中,我們將提出第一個在考慮執行時間、熱能以及功率的限制下,以同步調整元件大小及連線線寬(gate and wire sizing)達到統計分析方法下的電路最佳化。我們使用了二次圓錐規劃以及拉式釋限法兩種方法來處理統計分析方法下的電路最佳化,並且研究比較了兩種方法優缺點。我們的研究顯示,二次圓錐規劃在適用彈性、準確度以及處理問題大小上都有嚴苛的限制,特別當連線被納入考量時,其限制尤其明顯。實驗結果顯示,以拉式釋限法為基礎的演算法比起以二次圓錐規劃為基礎的演算法所得結果可以省下33%的面積,並且可以加速執行速度560倍。這個結果表示出在處理多限制下以同步調整元件大小及連線線寬以達到統計分析的電路最佳化問題,拉式釋限法是一個比較好的方法。
Due to the technology scaling down, process variation has become a crucial challenge on both interconnect delay and reliability. To handle the process variation, statistical optimization has emerged as a popular technique for yield improvement. Both second-order conic programming (SOCP) and Lagrangian relaxation (LR) have been proposed in the literature for statistical circuit optimization by gate sizing. However, not much work is on interconnect variation. In this thesis, we present the first work to use statistical methods to optimize the circuit area under timing, thermal, and power constraints by simultaneous gate and interconnect sizing. We apply both SOCP and LR to handle statistical circuit optimization and conduct comparative studies on these two methods. Our studies show significant limitations of SOCP in its flexibility, accuracy, and scalability for statistical circuit optimization, especially for interconnects. Compared with SOCP, experimental results show that the LR-based algorithm can achieve much better solution quality by reducing 33% area and obtain a 560X speedup over SOCP. The results demonstrate that LR is a better technique for multi-constrained statistical circuit optimization by both gate and wire sizing.
URI: http://tdr.lib.ntu.edu.tw/jspui/handle/123456789/37275
全文授權: 有償授權
顯示於系所單位:電子工程學研究所

文件中的檔案:
檔案 大小格式 
ntu-97-1.pdf
  目前未授權公開取用
668.55 kBAdobe PDF
顯示文件完整紀錄


系統中的文件,除了特別指名其著作權條款之外,均受到著作權保護,並且保留所有的權利。

社群連結
聯絡資訊
10617臺北市大安區羅斯福路四段1號
No.1 Sec.4, Roosevelt Rd., Taipei, Taiwan, R.O.C. 106
Tel: (02)33662353
Email: ntuetds@ntu.edu.tw
意見箱
相關連結
館藏目錄
國內圖書館整合查詢 MetaCat
臺大學術典藏 NTU Scholars
臺大圖書館數位典藏館
本站聲明
© NTU Library All Rights Reserved