請用此 Handle URI 來引用此文件:
http://tdr.lib.ntu.edu.tw/jspui/handle/123456789/24170
標題: | 應用於光纖通訊之時脈資料回復電路 Clock and Data Recovery Circuit for Optic Fiber Communication |
作者: | Sheng-Huang Tsao 曹盛煌 |
指導教授: | 李泰成(Tai-Cheng Lee) |
關鍵字: | 時脈資料回復電路, CDR, |
出版年 : | 2005 |
學位: | 碩士 |
摘要: | 這論文包含五個章節。最主要這論文的方向和目的是去分析和設計以及實現一個高速的資料時脈回復電路,且此電路是應用於光纖通訊接收器,且切實的使用了積體化、低成本、低功率的互補金氧半電容電晶體製程去實現它。
這本論文主要環繞在針對兩種不同型態的資料時脈回復電路去做分析其原理並用實際電路去實現它。這兩種電路並都使用0.35-μm互補金氧半電容電晶體製程去實現,在低成本的製程實現其高速應用。這兩種資料時脈回復電路主要的差別在於其相位偵測器型態的差別,例如:線性的相位偵測器、非線性的相位偵測器。並且在電路的設計分析上會去討論這兩者應用於電路上的差別。 第二章的部分,我們會針對資料時脈回復電路去分析其設計原理以及在設計資料時脈回復電路中所必須克服的一些關鍵元件,例如:相位偵測器、頻率偵測器以及壓控震盪器。和傳統鎖相迴路不同的地方在於此資料時脈回復電路操作於不回復至零的隨機序列資料,有別於週期性資料,在電路設計上不同於傳統鎖相迴路。 在第三章中,介紹的是第一個實現的資料時脈回復電路,此電路是設計成能操作於1.25-Gb/s 的隨機資料,在此電路中,使用的架構為雙迴路系統的資料時脈回復電路,其特點在於不需要額外的參考時脈耗損,也就是此電路能夠判別頻率的差距,也就是使用了鎖頻迴路去做資料頻率的偵測。此外,這邊應用的相位偵測器為線性的相位偵測器且使用了兩階層的壓控震盪器。 第四章則是介紹了非線性資料時脈回復電路,也是使用0.35-μm互補金氧半電容電晶體製程去實現。在此電路中使用了另一種型態的壓控震盪器去實現高頻且有良好的相位雜訊表現,能夠達到最高為1.60-Gb/s且最低為1050-Mb/s 的涵蓋範圍。 最後,則是對這兩種型態的資料時脈回復電路做總結和討論。 This thesis contains five chapters. The research objective of this thesis is to analyze, design, and implement high-speed CDR circuits for optical fiber receivers that can be readily implemented in an integrated, low-cost, low-power CMOS technology. Our primary contributions to this research include the design methodology and implementation of two CDR circuits fabricated in both CMOS 0.35-μm technologies using linear phase detector (LPD) and binary phase detector (BPD) and we compare and analysis the difference of the two CDR circuits. Chapter 2, we describe the theorem of clock and data recovery (CDR) circuit. Several architectures and some building blocks of CDR are discussed, including phase detector (PD), frequency detector (FD) for random data, and voltage-controlled-oscillator (VCO). . The first CDR circuit in CMOS 0.35-μm technology to support a data rate of 1.25-Gb/s is described in Chapter 3. The frequency lock loop (FLL) without a reference clock is integrated in the CDR. We will discuss the architecture of the CDR based on a phase-locked loop. The building blocks for system are discussed. The building blocks are comprised of a two-stage ring oscillator, a linear phase detector (LPD), and a full-rate frequency detector. Chapter 4 presents the bang-bang CDR fabricated in CMOS 0.35-μm technology to support a data rate from 1050-Mb/s to 1.60-Gb/s with a phase-locked loop (PLL) for frequency acquisition. In this chapter, we also present the analysis of bang-bang loop and some concepts of PLL. Finally, conclusions and discussions are given in Chapter 5. |
URI: | http://tdr.lib.ntu.edu.tw/jspui/handle/123456789/24170 |
全文授權: | 未授權 |
顯示於系所單位: | 電子工程學研究所 |
文件中的檔案:
檔案 | 大小 | 格式 | |
---|---|---|---|
ntu-94-1.pdf 目前未授權公開取用 | 2.25 MB | Adobe PDF |
系統中的文件,除了特別指名其著作權條款之外,均受到著作權保護,並且保留所有的權利。