請用此 Handle URI 來引用此文件:
http://tdr.lib.ntu.edu.tw/jspui/handle/123456789/18348
標題: | DR-scan: 針對雙軌非同步電路的測試技術 DR-scan: A Test Methodology for Dual-rail Asynchronous Circuits |
作者: | Shih-An Hsieh 謝詩安 |
指導教授: | 李建模 |
關鍵字: | 非同步電路,雙軌邏輯電路,掃描鍊,可測試設計,測試圖樣產生, Asynchronous circuits,Dual-rail logic,Scan chain,Design for testability,Test pattern generation, |
出版年 : | 2014 |
學位: | 碩士 |
摘要: | 本論文一個針對雙軌非同步電路的測試技術:DR-scan。本文提出了一個完全掃描的可測試技術,其應用了非同步的雙軌邏輯電路的個編碼,達到掃描鍊在轉移時無需時脈。本文的可測試設計技術可以被應用在許多的實作方法,如:DIMS、NCL、PCHB。本技術應用了傳統的完全掃描自動測試圖樣產生器來產生高錯誤涵蓋率的測試圖樣。實驗結果顯示16位元線性管路乘法器的額外面積僅有9%。在非線性管路電路上的錯誤涵蓋率皆高於98%。 This thesis presents a test methodology, Dual-rail scan (DR-scan), for dual-rail asynchronous circuits. We propose a full-scan design for testability (DfT) technique, which uses all four codewords in dual-rail logic so that scan chains can be shifted without clock. Our DfT can be applied to various implementations, including delay insensitive minterm synthesis (DIMS), null conventional logic (NCL), and pre-charge half buffer (PCHB). DR-scan enables traditional full-scan automatic test pattern generation (ATPG) to generate high fault coverage test patterns. Experimental results show area overhead of 16-bit multiplier linear pipeline is only 9%. Fault coverage on non-linear pipeline circuits are higher than 98%. |
URI: | http://tdr.lib.ntu.edu.tw/jspui/handle/123456789/18348 |
全文授權: | 未授權 |
顯示於系所單位: | 電子工程學研究所 |
文件中的檔案:
檔案 | 大小 | 格式 | |
---|---|---|---|
ntu-103-1.pdf 目前未授權公開取用 | 1.35 MB | Adobe PDF |
系統中的文件,除了特別指名其著作權條款之外,均受到著作權保護,並且保留所有的權利。