Skip navigation

DSpace

機構典藏 DSpace 系統致力於保存各式數位資料(如:文字、圖片、PDF)並使其易於取用。

點此認識 DSpace
DSpace logo
English
中文
  • 瀏覽論文
    • 校院系所
    • 出版年
    • 作者
    • 標題
    • 關鍵字
  • 搜尋 TDR
  • 授權 Q&A
  • 幫助
    • 我的頁面
    • 接受 E-mail 通知
    • 編輯個人資料
  1. NTU Theses and Dissertations Repository
  2. 電機資訊學院
  3. 電子工程學研究所
請用此 Handle URI 來引用此文件: http://tdr.lib.ntu.edu.tw/jspui/handle/123456789/88389
標題: 使用半旋轉頻率偵測與增強抖動容忍技術之鮑率時脈資料還原電路
Baud-Rate Clock and Data Recovery Circuits Using Semirotational Frequency Detection and Jitter-Tolerance-Enhanced Technique
作者: 彭熙凱
Hsi-Kai Peng
指導教授: 劉深淵
Shen-Iuan Liu
關鍵字: 鮑率,半旋轉頻率偵測,時脈資料還原電路,一階決策反饋均衡器,抖動容忍,
Baud-rate,Semirotational frequency detection,Clock and data recovery,One-tap decision-feedback equalizer,Jitter tolerance,
出版年 : 2023
學位: 碩士
摘要: 這篇論文的主題主要分為兩個部分,第一部分實現了一個 12.93-16 Gb/s 無參考頻率與時脈資料還原電路,該電路具有一階決策反饋均衡器 (DFE)。通過使用半旋轉頻率檢測算法,設計了一種鮑率頻率檢測器。該頻率檢測器重複使用了相位檢測器和一階決策反饋均衡器的硬體。此電路採用 40 奈米 CMOS 技術製造。面積與功耗分別為 0.117mm² 和 40.6mW,在速率為 16Gb/s 計算得到的功耗效率為 2.54pJ/bit。
第二部分實現了一個具有一階決策反饋均衡器的 20Gb/s 數位時脈資料還原電路。為了擴大時鐘的時序區域,我們提出了一個前景校準電路,用於校準比較器的閾值電壓,這能夠增強抖動容忍度(JTOL)。這個時脈資料還原電路(CDR)使用 40 奈米 CMOS 技術製造,其有效面積為 0.103 mm²。總功率為47.6mW,計算得出的功耗效率在 20Gb/s 時為 2.38 pJ/bit。測得的高頻 JTOL 大於 0.2UIᴘᴘ。這個前景校準電路的測得收斂時間小於 12.7μs。
This thesis consists of two parts. The first part presents a 12.93-16Gb/s reference-less and baud-rate clock and data recovery (CDR) circuit with a one-tap speculative decision feedback equalizer (DFE). By using the semirotational frequency detection algorithm, a baud-rate frequency detector (FD) is presented. This FD reuses the hardware of the pattern-based phase detector and the one-tap DFE. This CDR circuit is fabricated in 40-nm CMOS technology and its active area is 0.117 mm² . The total power is 40.6mW and the calculated power efficiency is 2.54 pJ/b at 16Gbps. The second part presents a 20Gb/s baud-rate clock and data recovery (CDR) circuit with a one-tap speculative decision feedback equalizer (DFE). To widen the timing region of the clock, a foreground calibration circuit is presented to calibrate the threshold voltage of the comparator. It enhances the jitter tolerance (JTOL). This CDR circuit is fabricated in 40-nm CMOS technology and its active area is 0.103 mm² . The total power is 47.6mW and the calculated power efficiency is 2.38pJ/b at 20Gb/s. The measured high-frequency JTOL is larger than 0.2UIᴘᴘ. The measured settling time of this foreground calibration circuit is less than 12.7μs.
URI: http://tdr.lib.ntu.edu.tw/jspui/handle/123456789/88389
DOI: 10.6342/NTU202302231
全文授權: 未授權
顯示於系所單位:電子工程學研究所

文件中的檔案:
檔案 大小格式 
ntu-111-2.pdf
  目前未授權公開取用
3.19 MBAdobe PDF
顯示文件完整紀錄


系統中的文件,除了特別指名其著作權條款之外,均受到著作權保護,並且保留所有的權利。

社群連結
聯絡資訊
10617臺北市大安區羅斯福路四段1號
No.1 Sec.4, Roosevelt Rd., Taipei, Taiwan, R.O.C. 106
Tel: (02)33662353
Email: ntuetds@ntu.edu.tw
意見箱
相關連結
館藏目錄
國內圖書館整合查詢 MetaCat
臺大學術典藏 NTU Scholars
臺大圖書館數位典藏館
本站聲明
© NTU Library All Rights Reserved