請用此 Handle URI 來引用此文件:
http://tdr.lib.ntu.edu.tw/jspui/handle/123456789/62846| 標題: | 一個單通道六位元一次兩位元轉換每秒十二億次取樣的連續漸近式類比數位轉換器 A Single-channel, 1.2GS/s, 6-bit, 2-bit/cycle SAR ADC |
| 作者: | Sheng-Wei Lin 林昇緯 |
| 指導教授: | 陳信樹 |
| 關鍵字: | 類比數位轉換器,連續漸進式,高速,低功率,一次兩位元轉換, Analog to digital converter,SAR,high speed,low power,2-bit/cycle, |
| 出版年 : | 2013 |
| 學位: | 碩士 |
| 摘要: | 以40奈米CMOS製程實現的一個單通道非同步六位元每秒十二億次的連續漸近式類比數位轉換器被提出來。
此設計中,使用了一次兩位元轉換的技術。比較於先前一次兩位元轉換的連續漸近式類比數位轉換器,此架只用了三排電容陣列,以節省硬體及功耗。 這本作品,以單通道達到每秒十二億次的取樣頻率。為了降低比較器的偏移電壓,本設計使用了基板端電容的前景校正方式。 此晶片量測結果,使用了不同的電壓以測試類比數位轉換器最大的速度效能。此連續漸近式的類比數位轉換器在供應電壓為1伏時,可達到每秒十億次取樣,功耗為4.18毫瓦。操作在1.1伏時,可達每秒十二億次取樣功耗為6.24毫瓦。取樣頻率為每秒十億次時,最高的SNDR可達34.75dB。取樣頻率為每秒十二億次時,最高的SNDR可達34.66dB。全晶片的面積大小為0.39 mm2,而主動電路所占面積只有0.016 mm2。 A single channel, asynchronous, 6-bit successive approximation ADC with 1.2GS/s, in 40nm CMOS technology is proposed. In this design, the 2-bit/cycle technique is used. Compared with the previously 2-bit/cycle, this architecture uses just three capacitor arrays to reduce the hardware and power consumption. In this work, single-channel, 1.2GS/s is achieved. This design uses the body capacitance foreground calibration in order to reduce the comparator offset voltage. The measurements are performed with different supplies, in order to test the chips’ maximum performance of conversion rate. The SAR ADC can reach 1GS/s with a 1V supply, consuming 4.08mW. And it reaches 1.2GS/s with a 1.1 supply voltage, consuming 6.2mW. At 1GS/s, the peak signal to noise and distortion ratio is 34.75dB. When the sampling rate is increased to 1.2GS/s, the peak signal to noise and distortion ratio is 34.66dB. The ADC occupies an active area of 0.016 mm2, and whole chip with pads occupies 0.39 mm2. |
| URI: | http://tdr.lib.ntu.edu.tw/jspui/handle/123456789/62846 |
| 全文授權: | 有償授權 |
| 顯示於系所單位: | 電子工程學研究所 |
文件中的檔案:
| 檔案 | 大小 | 格式 | |
|---|---|---|---|
| ntu-102-1.pdf 未授權公開取用 | 1.98 MB | Adobe PDF |
系統中的文件,除了特別指名其著作權條款之外,均受到著作權保護,並且保留所有的權利。
