請用此 Handle URI 來引用此文件:
http://tdr.lib.ntu.edu.tw/jspui/handle/123456789/61596
標題: | 內建特徵化一位元管線式類比數位轉換器的方法 A Built-In Characterization Technique for 1-Bit/Stage Pipelined ADC |
作者: | Yu-Hung Chou 周宇宏 |
指導教授: | 黃俊郎 |
關鍵字: | 管線式類比數位轉換器,內建自我特徵化, Pipelined ADC,Built-In Characterization, |
出版年 : | 2013 |
學位: | 碩士 |
摘要: | 本文提供一種對一位元管線式類比數位轉換器 ( Analog to Digital Converter ) 自我特徵化 ( self-characterization ) 的方法, 這個方法可以將轉換器每一級的電容不匹配比值和比較器的補償電壓這兩種主要的非理想參數數值化。
藉由加入本文所提出的測試電路把鄰近的兩級電路形成一個迴路, 接下來使用直流電壓作為輸入電壓並執行迴路測試 ( loop test ) , 然後記錄從開始測試到比較器狀態改變的時間長度, 最後透過該時間長度、自訂的輸入電壓和截止電壓推導出非理想參數。 本文使用數值模擬的方式去驗證該方法的正確性和精確度。 In this thesis, we present, for the 1-bit/stage pipelined Analog to Digital Converter, a self-characterization technique that quantifies the per-stage capacitor ratio and comparator offset—the two main nonlinearity sources. In the proposed loop test, two adjacent pipelined stages are reconfigured to form a loop. Then, DC test stimuli are applied. The capacitor ratio and comparator offset of the stage under test are derived from the recorded output sequences. Numerical simulations are performed to validate the proposed technique and its accuracy. |
URI: | http://tdr.lib.ntu.edu.tw/jspui/handle/123456789/61596 |
全文授權: | 有償授權 |
顯示於系所單位: | 電子工程學研究所 |
文件中的檔案:
檔案 | 大小 | 格式 | |
---|---|---|---|
ntu-102-1.pdf 目前未授權公開取用 | 1.5 MB | Adobe PDF |
系統中的文件,除了特別指名其著作權條款之外,均受到著作權保護,並且保留所有的權利。