Skip navigation

DSpace

機構典藏 DSpace 系統致力於保存各式數位資料(如:文字、圖片、PDF)並使其易於取用。

點此認識 DSpace
DSpace logo
English
中文
  • 瀏覽論文
    • 校院系所
    • 出版年
    • 作者
    • 標題
    • 關鍵字
    • 指導教授
  • 搜尋 TDR
  • 授權 Q&A
    • 我的頁面
    • 接受 E-mail 通知
    • 編輯個人資料
  1. NTU Theses and Dissertations Repository
  2. 電機資訊學院
  3. 電信工程學研究所
請用此 Handle URI 來引用此文件: http://tdr.lib.ntu.edu.tw/jspui/handle/123456789/51555
標題: 使用改良式多閘極電晶體線性化技術之K頻段功率放大器之研究
Research on K-Band Power Amplifier Using Modified Multi-Gated Transistor Linearization Technique
作者: Hung-Yu Lin
林鴻宇
指導教授: 林坤佑(Kun-You Lin)
關鍵字: 功率放大器,多閘極電晶體技術,K-頻段,線性化技術,
Power amplifier,MGTR,K-band,Linearization technique,
出版年 : 2015
學位: 碩士
摘要: 本論文提出一個功率放大器的設計,一使用改良式多閘極電晶體線性化技術之功率放大器。改良式多閘極電晶體線性化功率放大器操作於K頻段,是將傳統多閘極電晶體線性化技術的缺點做進一步改善。傳統多閘極電晶體線性化技術大多是應用於改善小訊號放大器的線性度。功率放大器為了得到較大的功率,必須選擇尺寸較大的電晶體,因此若將多閘極電晶體線性化技術應用於功率放大器設計則需要並聯尺寸較大的電晶體以達到線性化的效果,然而尺寸太大會導致多閘極電晶體的輸入阻抗太小影響整體放大器的電壓增益。本論文提出的改善方式為在輸入端使用共汲極放大器來增加輸入阻抗,可以使增益不會下降太多的情況下,改善大訊號的線性度。為了驗證所提出的線性化技術,我們使用180奈米互補式金氧半導體製程設計一K頻段之線性化功率放大器。量測的OP1dB與其對應之PAE分別14.9 dBm與11.7%,在IMD3 小於 -30 dBc的最大輸出功率為11.9 dBm。靜態直流消耗135毫瓦的功率。與其他發表過的K頻段功率放大器做比較,本電路使用線性化的方法可以使OP1dB與最大輸出功率在IMD3小於 -30 dBc的差值較小,這意味著操作輸出功率離OP1dB很近。
This thesis presents a K-band linearized power amplifier using modified multi-gated transistor technique. The linearized PA using modified multi-gated transistor (MGTR) technique is operated in K-band. Conventional MGTR technique is usually applied to the small-signal amplifier to improve the linearity, and mechanism of linearization is to reduce the third order transconductance (gm3). However, for power amplifier design, a larger transistor size is preferred to have a higher output power, which results in a low input impedance and voltage gain degradation. In order to solve this problem, a common-drain amplifier is added and cascaded with the auxiliary path in a conventional MGTR amplifier to increase the input impedance and improve the voltage gain. To verify the proposed concept, a K-band PA using the proposed modified MGTR technique is developed in 180-nm CMOS process. According to the measurement results, the OP1dB is 14.9 dBm, and the corresponding PAE is 11.7%. The maximum output power for the IMD3 which is less than -30 dBc is 11.9 dBm. The quiescent dc power consumption is 135 mW. Compared with the reported literatures, the proposed PA demonstrates less difference between OP1dB and maximum Pout under below -30 dBc. It means operation output power close to the OP1dB.
URI: http://tdr.lib.ntu.edu.tw/jspui/handle/123456789/51555
全文授權: 有償授權
顯示於系所單位:電信工程學研究所

文件中的檔案:
檔案 大小格式 
ntu-104-1.pdf
  未授權公開取用
2.83 MBAdobe PDF
顯示文件完整紀錄


系統中的文件,除了特別指名其著作權條款之外,均受到著作權保護,並且保留所有的權利。

社群連結
聯絡資訊
10617臺北市大安區羅斯福路四段1號
No.1 Sec.4, Roosevelt Rd., Taipei, Taiwan, R.O.C. 106
Tel: (02)33662353
Email: ntuetds@ntu.edu.tw
意見箱
相關連結
館藏目錄
國內圖書館整合查詢 MetaCat
臺大學術典藏 NTU Scholars
臺大圖書館數位典藏館
本站聲明
© NTU Library All Rights Reserved