Skip navigation

DSpace

機構典藏 DSpace 系統致力於保存各式數位資料(如:文字、圖片、PDF)並使其易於取用。

點此認識 DSpace
DSpace logo
English
中文
  • 瀏覽論文
    • 校院系所
    • 出版年
    • 作者
    • 標題
    • 關鍵字
  • 搜尋 TDR
  • 授權 Q&A
    • 我的頁面
    • 接受 E-mail 通知
    • 編輯個人資料
  1. NTU Theses and Dissertations Repository
  2. 電機資訊學院
  3. 電子工程學研究所
請用此 Handle URI 來引用此文件: http://tdr.lib.ntu.edu.tw/jspui/handle/123456789/41970
標題: N型非晶矽薄膜電晶體數位電路之極低電壓與靜態電流測試
Very-Low-Voltage and IDDQ Testing of Amorphous Silicon TFT Digital NMOS Circuits
作者: Shiue-Tsung Shen
沈學聰
指導教授: 李建模(Chien-Mo Li)
關鍵字: 非晶矽,薄膜電晶體,極低電壓測試,靜態電流測試,可靠度測試,
amorphous silicon,thin-film transistor,very-low-voltage testing,IDDQ testing,reliability testing,
出版年 : 2008
學位: 碩士
摘要: 此論文提出包括極低電壓與靜態電流的可靠性篩選策略來針對工研院所製作之8μm 製程非晶矽薄膜電晶體數位電路,並且利用burn-in 來驗證極低電壓與靜態電流所篩選的結果。由於非晶矽薄膜電晶體的可靠度不如傳統矽晶片電晶體,以burn-in 來作為傳統的可靠度測試方法可能會因提高電晶體的門檻電壓而降低良好晶片的效能,甚至破壞晶片。極低電壓與靜態電流測試因為無破壞性且成本較低而成為取代burn-in 的常用方式。在實驗中此論文使用pseudo-NMOS 的NOR-NOR 以及用pseudo-NMOS 的邏輯陣列所設計之乘3 器作為測試用電路,而正常操作電壓與極低電壓分別為10V 與7V。實驗結果顯示出極低電壓可從58 片非晶矽薄膜電晶體電路中篩選出2個通過正常電壓測試的不可靠電路,相對地靜態電流則無法有效篩選出通過正常電壓測試的不可靠電路。
This thesis presents a strategy, including very-low-voltage (VLV) and quiescentpower supply current (IDDQ) testing, for reliability screening of amorphous silicon thin-film transistor (a-Si TFT) digital NMOS circuits manufactured with 8μm a-Si process by Industrial Technology Research Institute. In addition, 200 seconds and 30V stress is applied for burn-in to verify the experimental results of VLV and IDDQ testing. Because the reliability of a-Si TFT is not as good as traditional Si-process,burn-in may reduce the performance of good circuits due to threshold voltage shift.Even burn-in destructs good circuits. VLV and IDDQ testing are well-known alternatives to burn-in because they are non-destructive and low cost. In our experiments, pseudo-NMOS NOR-NOR and multiplied-by-3 NOR-NOR programmable
logic array are the circuits under test (CUTs), and the nominal voltage and VLV are 10V and 7V, respectively. Our experimental results show that VLV can screen out 2 unreliable circuits passing nominal voltage testing from 58 a-Si TFT circuits. Relatively, IDDQ is not effective in screening out unreliable circuits passing nominal voltage
testing.
URI: http://tdr.lib.ntu.edu.tw/jspui/handle/123456789/41970
全文授權: 有償授權
顯示於系所單位:電子工程學研究所

文件中的檔案:
檔案 大小格式 
ntu-97-1.pdf
  目前未授權公開取用
8.69 MBAdobe PDF
顯示文件完整紀錄


系統中的文件,除了特別指名其著作權條款之外,均受到著作權保護,並且保留所有的權利。

社群連結
聯絡資訊
10617臺北市大安區羅斯福路四段1號
No.1 Sec.4, Roosevelt Rd., Taipei, Taiwan, R.O.C. 106
Tel: (02)33662353
Email: ntuetds@ntu.edu.tw
意見箱
相關連結
館藏目錄
國內圖書館整合查詢 MetaCat
臺大學術典藏 NTU Scholars
臺大圖書館數位典藏館
本站聲明
© NTU Library All Rights Reserved