請用此 Handle URI 來引用此文件:
http://tdr.lib.ntu.edu.tw/jspui/handle/123456789/41404| 標題: | 可降低功率消耗與穩定浮動閘線的非晶矽閘極驅動電路設計 A Segmented a-Si Gate Driver Design for Power Reduction and Floating Gate Line Stabilization |
| 作者: | Po-Hsun Chiu 邱柏薰 |
| 指導教授: | 黃俊郎(Jiun-Lang Huang) |
| 關鍵字: | 閘極驅動器,低功率,浮動閘線, gate drivers,low power,floating gate line, |
| 出版年 : | 2009 |
| 學位: | 碩士 |
| 摘要: | 隨著顯示技術的發展與消費需求的增加,輕、薄、短、小跟低功率已經變成現在顯示器的兩大發展趨勢。其中一個縮小面積的方法是將周邊的閘極驅動器整合在面板上。在這篇論文中,我們提出了一個針對這種方法的低功耗閘極驅動器電路。這種電路設計可以大幅的降低功率消耗並且幫助穩定浮動閘線。 With the recent advance in display technology and consumer demands, compact form factor and low power consumption has become the trend of modern displays. One popular approach to reduce the form factor is to integrate the gate drivers on the same glass as the display. In this thesis, we propose a low power gate driver design for such displays. It not only substantially lowers the power consumption but also help stabilize the floating gate lines. |
| URI: | http://tdr.lib.ntu.edu.tw/jspui/handle/123456789/41404 |
| 全文授權: | 有償授權 |
| 顯示於系所單位: | 電子工程學研究所 |
文件中的檔案:
| 檔案 | 大小 | 格式 | |
|---|---|---|---|
| ntu-98-1.pdf 未授權公開取用 | 1.83 MB | Adobe PDF |
系統中的文件,除了特別指名其著作權條款之外,均受到著作權保護,並且保留所有的權利。
