Skip navigation

DSpace

機構典藏 DSpace 系統致力於保存各式數位資料(如:文字、圖片、PDF)並使其易於取用。

點此認識 DSpace
DSpace logo
English
中文
  • 瀏覽論文
    • 校院系所
    • 出版年
    • 作者
    • 標題
    • 關鍵字
  • 搜尋 TDR
  • 授權 Q&A
    • 我的頁面
    • 接受 E-mail 通知
    • 編輯個人資料
  1. NTU Theses and Dissertations Repository
  2. 電機資訊學院
  3. 電子工程學研究所
請用此 Handle URI 來引用此文件: http://tdr.lib.ntu.edu.tw/jspui/handle/123456789/36335
標題: 應用於10GBASE-LX4
時脈與資料回復電路之設計與製作
Design and Implementation of a
Clock and Data Recovery Circuit
for 10GBASE-LX4
作者: Yi-Cheng Hsieh
謝宜政
指導教授: 陳少傑(Sao-Jie Chen)
關鍵字: 時脈與資料回復電路,
CDR,
出版年 : 2005
學位: 碩士
摘要: 光通訊收發機系統中,時脈與資料回復電路的設計是最錯綜複雜的零件。未來10GBASE-LX4乙太網路在數千兆位元的區域網路光通訊系統中扮演相當重要的角色。由於低成本、低功率、及高度整合的優勢,我們使用TSMC 0.18μm 1P6M CMOS製程來實現此高速的電路。
  因為系統要求位元錯誤率要小於十的負十二次方,這將使的時脈與資料回復電路設計上更加困難。而此篇論文使用了雙迴路追溯路徑來達到更好的抖動效能。而新設計的相位偵測器可降低控制線上的漣波使得電壓控制振盪器穩定震盪。我們同時也設計一個雙端控制的兩級延遲單元環形電壓控制振盪器,此震盪器具備低功率消耗、大的調變區域、以及更好的相位雜訊效能。
  使用長度為二的七次方減一的PRBS資料輸入,在鎖定後的回復輸出時脈具有峰對峰值為2.2ps的抖動。使用1.8伏的電源,整個時脈與資料回復電路有75mW功率消耗。同時晶片的使用面積為0.75mm x 0.75mm。
The design of Clock and Data Recovery (CDR) circuits is the most complicated part of an optical transceiver. In the near future, 10GBASE-LX4 Ethernet will play an important role in the multi-gigabit optical communication system of Local Area networks (LANs). We use TSMC 0.18μm 1P6M CMOS technology to implement this high speed circuit to achieve low cost, low power consumption, and highly integrated capability.
Since the required Bit Error Ratio (BER) must be less than 10-12, there will be a serious design challenge for the CDR. This Thesis presents a CDR architecture which has dual loop tracking path to achieve better jitter performance. The new phase detector (PD) which reduces the control line ripples makes the VCO oscillating steadily. We also design a two-stage ring VCO with a dual-control node to have low power dissipation, wide tuning range, and better phase noise performance.
The recovery clock exhibits a peak to peak jitter of 2.2ps for a PRBS sequence of length 27-1. The CDR circuit dissipates a total power of 75mW with a 1.8V supply and occupies a die area of 0.75 mm x 0.75 mm.
URI: http://tdr.lib.ntu.edu.tw/jspui/handle/123456789/36335
全文授權: 有償授權
顯示於系所單位:電子工程學研究所

文件中的檔案:
檔案 大小格式 
ntu-94-1.pdf
  目前未授權公開取用
7.85 MBAdobe PDF
顯示文件完整紀錄


系統中的文件,除了特別指名其著作權條款之外,均受到著作權保護,並且保留所有的權利。

社群連結
聯絡資訊
10617臺北市大安區羅斯福路四段1號
No.1 Sec.4, Roosevelt Rd., Taipei, Taiwan, R.O.C. 106
Tel: (02)33662353
Email: ntuetds@ntu.edu.tw
意見箱
相關連結
館藏目錄
國內圖書館整合查詢 MetaCat
臺大學術典藏 NTU Scholars
臺大圖書館數位典藏館
本站聲明
© NTU Library All Rights Reserved