Skip navigation

DSpace

機構典藏 DSpace 系統致力於保存各式數位資料(如:文字、圖片、PDF)並使其易於取用。

點此認識 DSpace
DSpace logo
English
中文
  • 瀏覽論文
    • 校院系所
    • 出版年
    • 作者
    • 標題
    • 關鍵字
    • 指導教授
  • 搜尋 TDR
  • 授權 Q&A
    • 我的頁面
    • 接受 E-mail 通知
    • 編輯個人資料
  1. NTU Theses and Dissertations Repository
  2. 電機資訊學院
  3. 電子工程學研究所
請用此 Handle URI 來引用此文件: http://tdr.lib.ntu.edu.tw/jspui/handle/123456789/31270
標題: 以CMOS 0.35微米製程實現之70~500 MHz
50%工作週期修正電路與頻域量測技術
A 70-500 MHz 50% Duty-Cycle Correction Circuit with a Frequency-Domain Measurement Technique in 0.35-μm CMOS
作者: Chao-Ching Chi
紀昭慶
指導教授: 林宗賢(Tsung-Hsien Lin)
關鍵字: 工作週期修正,責任週期修正,頻域量測技術,
DCC,Duty-Cycle Correction,Frequency-Domain Measurement Technique,
出版年 : 2006
學位: 碩士
摘要: 工作週期修正電路在許多高速電路應用上是非常實用的,如高速數位類比轉換器或類比數位轉換器或高速資料傳輸率的記憶體輸入及輸出介面[1-11],在時脈控制上都是非常重要的。在雙倍資料傳輸率的同步SDRAM,更是同時使用了上升邊緣觸發及下降邊緣觸發去達到雙倍資料傳輸率。在這種應用中,使用50% 工作週期電路是非常關鍵重要的。新的工作週期修正電路與其他工作週期電路比起來有下列幾項特性,如可接受較寬範圍的輸入工作週期、操作頻率範圍較大、將輸入及輸出相位同步。
我們所提出的電路包含了一個時脈產生器及一個延遲偵測器。時脈產生器為輸入上升邊緣觸發及產生一個可藉由延遲偵測器將脈衝寬度調整為輸入週期的一半,另外,亦可以保存輸入訊號的資訊。由於輸入端爲上升邊緣觸發的DFF,所以輸入週期不會受到輸入週期的影響。本電路使用0.35-μm CMOS製程。我們使用單邊頻帶(single-sideband)的混波測試方式來增加量測輸出工作週期的精準度。此電路操作頻率為70 MHz ~ 500 MHz,操作在500 MHz時,可接受寬範圍的輸入工作週期為5% ~ 95%,輸出工作週期為50% ± 1.4%;操作在70 MHz時,可接受寬範圍的輸入工作週期為0.6% ~ 99.4%,輸出工作週期為50%。
在3.3伏特的提供電壓下,操作於70 MHz時,電流消耗為2 mA;操作於500 MHz時,電流消耗為7 mA。整體的晶片面積為1.1 mm*1.1 mm,其中亦包含了PAD、混波器及100 pF的電容,主要工作週期修正電路面積為0.5 mm*0.55 mm。
A 50% duty-cycle correction (DCC) circuit is reported in this thesis. The proposed DCC circuit consists of a clock generator and a delay detector. The clock generator is edge-triggered by the input and produces an output whose pulse width is adjusted to half of the signal period by the delay detector. Meanwhile, the input phase information is maintained. The proposed new DCC circuit has many features, including a wider acceptable duty-cycle range of the input clock, a larger operating frequency, synchronizing output phase with input phase. The circuit is implemented in a 0.35-μm CMOS process. To evaluate the output duty-cycle accuracy, a single-sideband mixing test method is adopted. This circuit operates from 70 MHz to 500 MHz, and accommodates duty cycles ranging from 5% to 95% at 500 MHz. The output signal is corrected to 50% ± 1.4%. Operated from a 3.3-V supply, the circuit dissipates 2 mA at 70 MHz and the circuit dissipates 7 mA at 500 MHz. This fully-integrated DCC chip area is 1.1 mm*1.1 mm, including pads, mixer, and an on-chip loop capacitor (100 pF), the core area is 0.5 mm*0.55 mm.
URI: http://tdr.lib.ntu.edu.tw/jspui/handle/123456789/31270
全文授權: 有償授權
顯示於系所單位:電子工程學研究所

文件中的檔案:
檔案 大小格式 
ntu-95-1.pdf
  未授權公開取用
1.37 MBAdobe PDF
顯示文件完整紀錄


系統中的文件,除了特別指名其著作權條款之外,均受到著作權保護,並且保留所有的權利。

社群連結
聯絡資訊
10617臺北市大安區羅斯福路四段1號
No.1 Sec.4, Roosevelt Rd., Taipei, Taiwan, R.O.C. 106
Tel: (02)33662353
Email: ntuetds@ntu.edu.tw
意見箱
相關連結
館藏目錄
國內圖書館整合查詢 MetaCat
臺大學術典藏 NTU Scholars
臺大圖書館數位典藏館
本站聲明
© NTU Library All Rights Reserved