Skip navigation

DSpace

機構典藏 DSpace 系統致力於保存各式數位資料(如:文字、圖片、PDF)並使其易於取用。

點此認識 DSpace
DSpace logo
English
中文
  • 瀏覽論文
    • 校院系所
    • 出版年
    • 作者
    • 標題
    • 關鍵字
  • 搜尋 TDR
  • 授權 Q&A
    • 我的頁面
    • 接受 E-mail 通知
    • 編輯個人資料
  1. NTU Theses and Dissertations Repository
  2. 電機資訊學院
  3. 電子工程學研究所
請用此 Handle URI 來引用此文件: http://tdr.lib.ntu.edu.tw/jspui/handle/123456789/28914
標題: 0.6伏互補式金氧半導體類比電路之設計與實作
Design and Implementation of 0.6-V CMOS Analog Circuits
作者: Chun-Hao Wei
魏軍浩
指導教授: 呂良鴻(Liang-Hung Lu)
關鍵字: 低電壓,低功耗,互補式金氧半導體,類比電路設計,
low voltage,low power,CMOS,analog circuit design,
出版年 : 2007
學位: 碩士
摘要: 過去十年來,消費性電子市場的快速崛起刺激了可攜式與手持裝置在功能性與降低成本上的發展,然而,這類裝置對電池壽命的要求給電路設計者帶來了新的挑戰,由於電池容量的改良技術發展緩慢,低耗電的電路設計技巧便獲得了大量的關注,此外,考慮電池本身的放電曲線,操作在低供給電壓的電路將有利於更有效的利用電池本身的所有電力,故本篇論文的主題主要關注在適合長時間待機應用的低電壓低功耗類比電路設計,提出三個利用台積電0.18-um CMOS的製程製造的晶片,首先,一個可以產生準確0.6伏電壓的電壓調節器被設計來提供混合訊號電路,透過將電晶體操作在次臨界區與使用低臨界電壓的電晶體,可在僅0.7 伏的輸入電壓下,穩定輸出0.6伏的供給電壓。除此之外,實作了一個操作在0.6伏供給電壓下的Nyquist-Rate模數轉換器,其採用冗餘位元演算法與論文中的電路設計技巧,在低電壓下轉換器產生的非理想效應可以被降低,此轉換器消耗約1微瓦的功率,並且達到6.8個有效位元的效能。最後,本論文提出一個同樣操作在0.6伏供給電壓下的三角積分模數轉換器,透過三角積分的雜訊整形特性,低電壓下面臨的諸多限制將可以被消除,達到了僅約1.5微瓦的功率消耗,並具有57.5 dB的動態範圍。
In the past decade, the fast growing market in consumer electronics has motivated the development of portable and hand-held devices with enhanced functionality and reduced fabrication cost. However, the battery lifetime required for the operation of such devices imposes a new challenge on the circuit designer. Provided the moderate advances in battery capacity, design techniques for low-power integrated circuits have attracted great attention. Besides, in consideration of the discharging curve of a battery, low-voltage circuit opera-tions are desirable such that more efficient usage of the battery power can be realized. Therefore, the topic of this thesis is mainly focused on low-voltage and low-power inte-grated circuit designs, and three circuits fabricated by TSMC 0.18-mm CMOS process are presented in this thesis. Firstly, a voltage regulator was designed to generate the supply vol-tage required to power the mixed-signal integrated circuits. By operating the transistors in the subthreshold region, the circuit provides a stable 0.6-V output voltage from an input voltage of 0.7 V. In addition, a Nyquist-rate ADC operating at 0.6-V supply voltage was implemented. By employing the redundant-signed-digit (RSD) algorithm and the proposed circuit technique, the non-ideal effects for low-voltage operations are thus alleviated. With a dc power consumption of 1 uW, the fabricated ADC achieves an ENOB of 6.8 bits. Finally, a 0.6-V Δ-Σ ADC is presented. Through the noise shaping property of Δ-Σ operation, various constraints imposed on the reduced supply voltage are eliminated. The ADC demonstrates a dynamic range of 57.5 dB at a dc power of 1.5 uW.
URI: http://tdr.lib.ntu.edu.tw/jspui/handle/123456789/28914
全文授權: 有償授權
顯示於系所單位:電子工程學研究所

文件中的檔案:
檔案 大小格式 
ntu-96-1.pdf
  目前未授權公開取用
5.86 MBAdobe PDF
顯示文件完整紀錄


系統中的文件,除了特別指名其著作權條款之外,均受到著作權保護,並且保留所有的權利。

社群連結
聯絡資訊
10617臺北市大安區羅斯福路四段1號
No.1 Sec.4, Roosevelt Rd., Taipei, Taiwan, R.O.C. 106
Tel: (02)33662353
Email: ntuetds@ntu.edu.tw
意見箱
相關連結
館藏目錄
國內圖書館整合查詢 MetaCat
臺大學術典藏 NTU Scholars
臺大圖書館數位典藏館
本站聲明
© NTU Library All Rights Reserved