Skip navigation

DSpace

機構典藏 DSpace 系統致力於保存各式數位資料(如:文字、圖片、PDF)並使其易於取用。

點此認識 DSpace
DSpace logo
English
中文
  • 瀏覽論文
    • 校院系所
    • 出版年
    • 作者
    • 標題
    • 關鍵字
    • 指導教授
  • 搜尋 TDR
  • 授權 Q&A
    • 我的頁面
    • 接受 E-mail 通知
    • 編輯個人資料
  1. NTU Theses and Dissertations Repository
  2. 電機資訊學院
  3. 光電工程學研究所
請用此 Handle URI 來引用此文件: http://tdr.lib.ntu.edu.tw/jspui/handle/123456789/28814
標題: 使用可程式化邏輯陣列實現時域有限差分法
FPGA Implementation of Finite-Difference Time-Domain Algorithm
作者: Chi-Huang Wu
吳啟宏
指導教授: 邱奕鵬
關鍵字: 可程式化邏輯陣列,時域有限差分法,
FPGA,FDTD,BlockRAM,
出版年 : 2007
學位: 碩士
摘要: 摘要
在本論文中, 我們使用 FPGA 來實現時域有限差分法 (FDTD)。FDTD 具有假設與近似少, 程式化容易,可分析時域變化等許多優點, 是一套功能非常強大的演算法。近來隨著電腦技術進步與奈米元件發展等因素, 在無線及光電領域越來越重要, 不過這方法需要龐大的計算時間與記憶體, 所以利用 FPGA 來縮短FDTD 的運算時間, 首先設計 FPGA 專注在 FDTD 的運算; 並透過時脈分配設計成管線化, 縮短指令的運算時間; 再搭配 Block RAM 雙埠及其高速的特性處理疊代運算的結果及暫存值的部份, 減少 FDTD 處理資料讀取的時間; 最後再加入平行運算到設計中; 綜合以上各項方法可以使速度明顯提升。
本文使用的FPGA是Xilinx的Spartan-3XC3S1500,數值表示方法是遵照IEEE-754 32 bit 的單精確度浮點數的規格, FDTD 的模擬系統是利用 SPI 介面將參數及初始值寫入, 並透過 VGA 介面將 FPGA 的運算結果讀出分析。
結果顯示, 即使在沒有平行處理的情況下, 將 FPGA 設計在 100 MHz 時的工作頻率, 在 1D FDTD 的結果中, 運算速度約是一般 2.01 GHz 個人電腦的30 倍; 在 2D FDTD 的結果大約是 15 倍。 當 FPGA 跟一般個人電腦工作在相同的頻率下, FPGA 的速度是一般個人電腦的數百倍。 最後在 1D FDTD 中加入兩組平行運算處理後,速度大約可以增加為兩倍。
In this thesis, we use field programmable gate array (FPGA) to implement finite-difference time-domain (FDTD).FDTD is a very powerful algorithm with advantages of minimum assumption and approximation, easy programming,
and ability to analyze time domain variation. It has recently become more and more important in the field of wireless and optoelectronics due to the advancement of computer technology and the development of nanodevices.
However, it requires a huge amount of computation time and memory.Thus, we use FPGA to reduce FDTD computation time.First, FPGA is designed to dedicate to FDTD calculation.Second, pipelining is achieved by means of clock arrangement to reduce computation time of instruction.Third, data access time is reduced by handling recursive calculation and temporary value with high-speed dual-port Block RAM.Finally, parallelism is added into design.Combining the strength above, the computation is greatly speeded up.
The FPGA used is Xilinx Spartan-3 XC3S1500.The numerical representation complies with the IEEE-754 32 bit single-precision floating-point specification.In the FDTD simulation system, parameters and initial values are written via SPI interface,and the results computed by the FPGA are read out for analysis through the VGA interface.
Our results show that the computation speed of 1D FDTD simulation is 30 times faster that of an ordinary 2.01 GHz personal computer when FPGA operated at clock rate of 100 MHz, and 15 times faster for 2D FDTD simulation even without parallelism.Equivalently, it can be hundreds times faster at the same clock rate.Finally, computation speed is doubled approximately by using two parallel computation units for 1D FDTD simulation.
URI: http://tdr.lib.ntu.edu.tw/jspui/handle/123456789/28814
全文授權: 有償授權
顯示於系所單位:光電工程學研究所

文件中的檔案:
檔案 大小格式 
ntu-96-1.pdf
  未授權公開取用
9.71 MBAdobe PDF
顯示文件完整紀錄


系統中的文件,除了特別指名其著作權條款之外,均受到著作權保護,並且保留所有的權利。

社群連結
聯絡資訊
10617臺北市大安區羅斯福路四段1號
No.1 Sec.4, Roosevelt Rd., Taipei, Taiwan, R.O.C. 106
Tel: (02)33662353
Email: ntuetds@ntu.edu.tw
意見箱
相關連結
館藏目錄
國內圖書館整合查詢 MetaCat
臺大學術典藏 NTU Scholars
臺大圖書館數位典藏館
本站聲明
© NTU Library All Rights Reserved