請用此 Handle URI 來引用此文件:
http://tdr.lib.ntu.edu.tw/jspui/handle/123456789/23114
標題: | 多晶片固態硬碟之高效快閃記憶體轉譯層設計 An Efficient FTL Design for Multi-Chipped Solid-State Disks |
作者: | Wei-Lun Lu 呂維倫 |
指導教授: | 郭大維 |
關鍵字: | 固態硬碟,快閃記憶體轉譯層, Solid-State Disk,FTL, |
出版年 : | 2009 |
學位: | 碩士 |
摘要: | 在行動裝置上雖然固態硬碟已經成為傳統硬碟的優秀替代品,但是由於效能和可靠度的關注而產生了嚴重的挑戰。此論文目標為針對具有低成本多層單元快閃記憶體之限制的提升效能之設計。一個有效率的快閃記憶體管理之設計被提出以管理具有快取支援的多個晶片之快閃記憶體,並且一個兩層的位址轉譯機制搭配一個有適應能力的快取決策被提出。本提出方法之效能由一個基於實際工作量和衡量標準之SystemC為基礎的固態硬碟模擬器所評估。評估結果顯示了本提出方法能夠顯著地提升不同硬體架構之多晶片固態硬碟的效能。 Although solid-state disks seem being excellent alternatives to replace hard disks in mobile devices, serious challenges arise due to performance and reliability concerns. This work targets performance enhancement designs with the considerations of low-cost MLC flash memory. In particular, an efficient flash management design is proposed to manage multi-chipped flash memory with cache support, where a two-level address translation mechanism is presented with an adaptive caching policy. The capability of the proposed approach is evaluated with a SystemC-based solid-state-drive simulator based on realistic workloads and benchmarks. It was shown that the proposed approach could significantly improve the performance of multi-chipped solid-state disks over various hardware configurations. |
URI: | http://tdr.lib.ntu.edu.tw/jspui/handle/123456789/23114 |
全文授權: | 未授權 |
顯示於系所單位: | 資訊工程學系 |
文件中的檔案:
檔案 | 大小 | 格式 | |
---|---|---|---|
ntu-98-1.pdf 目前未授權公開取用 | 781.18 kB | Adobe PDF |
系統中的文件,除了特別指名其著作權條款之外,均受到著作權保護,並且保留所有的權利。