Skip navigation

DSpace

機構典藏 DSpace 系統致力於保存各式數位資料(如:文字、圖片、PDF)並使其易於取用。

點此認識 DSpace
DSpace logo
English
中文
  • 瀏覽論文
    • 校院系所
    • 出版年
    • 作者
    • 標題
    • 關鍵字
  • 搜尋 TDR
  • 授權 Q&A
    • 我的頁面
    • 接受 E-mail 通知
    • 編輯個人資料
  1. NTU Theses and Dissertations Repository
  2. 電機資訊學院
  3. 電子工程學研究所
請用此 Handle URI 來引用此文件: http://tdr.lib.ntu.edu.tw/jspui/handle/123456789/19046
標題: 應用於生醫系統之低功耗逐漸趨近式類比至數位轉換器之設計
Design of Low Power SAR Analog-to-Digital Converters for Biomedical System Applications
作者: Cheng-Yi Jhou
周承毅
指導教授: 呂學士(Shey-Shi Lu)
關鍵字: 逐漸趨近式,類比至數位轉換器,數位錯誤補償,電容切換程序,耦合,寄生,
successive-approximation register,analog-to-digital converters,digital error correction,capacitor switching procedure,coupling,parasitic.,
出版年 : 2016
學位: 碩士
摘要: 本篇論文提出兩個適用於逐漸趨近式類比至數位轉換器的類比及混合電路設計技術。根據實際的晶片量測結果,我們證實了這些技巧的應用性。
第一個技術是單位電容的布局方法。在不考慮製程變異的情況下,比照之前的設計,我們確保每個單位電容所處在的環境和其他的單位電容是相同的。採用此技術的類比至數位轉換器在1伏特的操作電壓下,其功率消耗為6.2μW,有效位元數為9.47 bits。其品質因數為43.7 fJ/conversion-step。
第二個技術是混合式電容切換程序。我們提出了一個電容切換程序可以減少因電容切換程序而造成在比較器上的動態偏差電壓。採用此技術的類比至數位轉換器在1伏特的操作電壓下,其功率消耗為6.0μW,有效位元數為9.51 bits。其品質因數為41.1 fJ/conversion-step。
這兩個設計都是在0.18μm 1P6M CMOS technology製作的。
This thesis presents two analog and mixed-signal circuit design techniques for successive-approximation register (SAR) analog-to-digital converters (ADCs). According to the measurement results of the experimental prototypes, the presented techniques are verified.
The first technique is the layout schemes of a unit capacitor. Compared to last work [1], the surroundings of a unit capacitor is identical to each unit capacitor, which does not take process variation into consideration. This relevant prototype SAR ADC consumes 6.2μW at 1-V supply, and the effective number of bit (ENOB) is 9.47 bits. The resultant figure of merit (FoM) is 43.7 fJ/conversion-step.
The second technique is a hybrid capacitor switching procedure. In order to suppress the effect of dynamic offset in the comparator, a capacitor switching procedure is proposed. This relevant prototype SAR ADC consumes 6.0μW at 1-V supply, and the ENOB is 9.51 bits. The resultant FoM is 41.1 fJ/conversion-step.
Both of the prototypes are implemented in a 0.18μm 1P6M CMOS technology.
URI: http://tdr.lib.ntu.edu.tw/jspui/handle/123456789/19046
DOI: 10.6342/NTU201602688
全文授權: 未授權
顯示於系所單位:電子工程學研究所

文件中的檔案:
檔案 大小格式 
ntu-105-1.pdf
  目前未授權公開取用
4.84 MBAdobe PDF
顯示文件完整紀錄


系統中的文件,除了特別指名其著作權條款之外,均受到著作權保護,並且保留所有的權利。

社群連結
聯絡資訊
10617臺北市大安區羅斯福路四段1號
No.1 Sec.4, Roosevelt Rd., Taipei, Taiwan, R.O.C. 106
Tel: (02)33662353
Email: ntuetds@ntu.edu.tw
意見箱
相關連結
館藏目錄
國內圖書館整合查詢 MetaCat
臺大學術典藏 NTU Scholars
臺大圖書館數位典藏館
本站聲明
© NTU Library All Rights Reserved