請用此 Handle URI 來引用此文件:
http://tdr.lib.ntu.edu.tw/jspui/handle/123456789/15783
完整後設資料紀錄
DC 欄位 | 值 | 語言 |
---|---|---|
dc.contributor.advisor | 盧信嘉 | |
dc.contributor.author | Chih-Kuang Chen | en |
dc.contributor.author | 陳治廣 | zh_TW |
dc.date.accessioned | 2021-06-07T17:52:03Z | - |
dc.date.copyright | 2012-08-21 | |
dc.date.issued | 2012 | |
dc.date.submitted | 2012-08-20 | |
dc.identifier.citation | [1] Lap Kun Yeung and Ke-Li Wu, “A compact second-order LTCC bandpass filter with two finite transmission zeros,” IEEE Transactions on Microwave Theory and Techniques, vol. 51, no. 2, pp. 337–341, Feb. 2003.
[2] 黃宏碩, '使用LTCC製程及離散電晶體實現之主動分工器,' 台灣大學電子工程學研究所碩士論文, 台灣大學, 2011年2月。 [3] Peter Hagn, Andreas Przadka, Volker Gebhardt, and Ulrich Bauernschmitt, “Ceramics: the platform for duplexers and frontend-modules,” Proceedings of 2002 IEEE Ultrasonics Symposium, vol. 1, Oct. 2002. pp. 1–10. [4] J. W. Sheen, “LTCC-MLC duplexer for DCS-1800,” IEEE Transactions on Microwave Theory and Techniques, vol. 47, pp. 1883–1890, Sep. 1999. [5] Chien-Hsun Chen, Chien-Hsiang Huang, Tzyy-Sheng Horng, Sung-MaoWu, Chi-Tsung Chiu, Chin-Pin Hung, Jian-Yu Li, and Cheng-Chung Chen, 'Very compact transformer-coupled balun-integrated bandpass filter using integrated passive device technology on glass substrate,' in Microwave Symposium Digest(MTT), 2010 IEEE MTT-S International, May 2010, pp. 1372-1375. [6] 黃紹華, “由微波多層被動電路佈局圖中擷取電感、電容及生成電路圖,” 台灣大學電子工程學研究所碩士論文, 2010年6月。 [7] 邢恆瑞, “微波多層被動電路之佈局對電路檢查的後段 : 使用權重之電路比對,” 台灣大學電子工程學研究所碩士論文, 2009年7月。 [8] Paul Franklin, “Optimal rectangle covers for convex rectilinear polygons,”B.Sc., Simon Fraser University, 1984 [9] 黃健偉, “使用低溫共燒陶瓷製程設計無線區域網路差動帶通濾波器與應用於GPRS之天線開關模組,” 台灣大學電子工程學研究所碩士論文, 2006年7月。 [10] Po-Sheng Huang, Yi-Long Chang and Hsin-Chia Lu, “A compact broadband quadrature power splitter on LTCC,” 2011 APMC (Asia-Pacific Microwave Conference), pp.33-36, Melbourne, Australia, Dec. 2011 [11] Hsin-Chia Lu, Jhih-Kuan Wu, Chuan Pan, Chia-Wen Chiang and Huan-Chun Fu, “2.4GHz low-pass filters with harmonic suppression using integrated passive device process,” 2009 Internation Symposium on VLSI Design, Automation and Testing, pp. 295-298, April 2009. | |
dc.identifier.uri | http://tdr.lib.ntu.edu.tw/jspui/handle/123456789/15783 | - |
dc.description.abstract | 本篇論文提出了一種將電路佈局圖轉換成電路表時,產生各個元件連接狀態的方法。設計者所設計出來的佈局圖,會以GDSII的檔案格式儲存。接著進行矩形切割,切割出來的矩形會再使用各種原則判斷每個矩形代表的電容或電感。論文中主要針對擷取出來的電感或電容之間的連接狀況加以處理,利用多邊形的分群可以找到同層元件之間的連接,在跨層的元件連接中我們使用貫穿孔來連接不同層的元件。我們還需要加入各元件自己的連結點,以標示出元件的兩個端點,經由共同的連結點可以產生有連結狀態的網路表。最後我們就可以把電路佈局圖轉換成網路表來進行與電路圖網路表的比對。 | zh_TW |
dc.description.abstract | This thesis presents a method that can generate connection status of each component and transform circuit layout into circuit netlist. The circuit layout designed by designer will be stored in format of GDII. Then dividing the rectilinear shape in layout into rectangles that may constitute capacitors and inductors. With clustering of polygon, we can find connection of each component on same layer. In different layer, we use vias to connect components on different layers. Then we add connecting nodes of each component, to mark two endpoints of each component. By way of common connect node we can generate netlist of connection. Finally we can transform circuit layout to netlist to compare with schematic netlist. | en |
dc.description.provenance | Made available in DSpace on 2021-06-07T17:52:03Z (GMT). No. of bitstreams: 1 ntu-101-R98943153-1.pdf: 4084547 bytes, checksum: 7bb673446e13c9b2786a61d9b28ac52a (MD5) Previous issue date: 2012 | en |
dc.description.tableofcontents | 第 1 章 簡介 1
1.1 動機 1 1.1.1 一個微波多層電路的例子 1 1.2 低溫共燒多層陶瓷(LTCC)技術介紹[2] 3 1.2.2 低溫共燒多層陶瓷技術的優點[2] 4 1.2.3 低溫共燒多層陶瓷技術的缺點[2] 5 1.3 IPD製程技術介紹 5 1.4 問題定義 6 1.5 論文貢獻 7 1.6 各章節簡介 7 第 2 章 電路佈局圖的切割與元件擷取 9 2.1 切割必要矩形 9 2.2 擷取元件 11 2.2.1 擷取電容 11 2.2.2 擷取電感 13 2.2.3 擷取互感 14 第 3 章 元件連結與電路圖生成 17 3.1 元件添加 17 3.1.1 輸入及輸出埠位置定義 17 3.1.2 電感埠的位置定義 17 3.1.3 互感埠的位置定義 19 3.2 元件連結 20 3.2.1 元件與貫穿孔交集 20 3.2.2 貫穿孔(via)導通 23 3.3 電路圖生成 27 3.3.1 連結點生成 27 3.3.2 元件與連結點分群 31 3.3.3 電路表生成 33 第 4 章 幾個電路的比對結果 38 4.1 5.25GHz Bandpass Filter 38 4.2 正交功率分離器[10] 46 4.3 LCL型低通濾波器[11] 58 第 5 章 結論 67 參考文獻 68 附錄A 程式介面 70 附錄B 程式執行流程 74 | |
dc.language.iso | zh-TW | |
dc.title | 微波多層被動電路之佈局對電路檢查前、後段整合 | zh_TW |
dc.title | The integration of front-end and back-end of layout vs. schematic checker for passive multilayer microwave circuit | en |
dc.type | Thesis | |
dc.date.schoolyear | 100-2 | |
dc.description.degree | 碩士 | |
dc.contributor.oralexamcommittee | 林坤佑,邱奕鵬,黃俊郎 | |
dc.subject.keyword | 佈局圖,網路表,佈局圖對電路圖檢查, | zh_TW |
dc.subject.keyword | layout,netlist,LVS, | en |
dc.relation.page | 75 | |
dc.rights.note | 未授權 | |
dc.date.accepted | 2012-08-20 | |
dc.contributor.author-college | 電機資訊學院 | zh_TW |
dc.contributor.author-dept | 電子工程學研究所 | zh_TW |
顯示於系所單位: | 電子工程學研究所 |
文件中的檔案:
檔案 | 大小 | 格式 | |
---|---|---|---|
ntu-101-1.pdf 目前未授權公開取用 | 3.99 MB | Adobe PDF |
系統中的文件,除了特別指名其著作權條款之外,均受到著作權保護,並且保留所有的權利。